[发明专利]基于ARM架构的高并发高清视频处理技术在审
申请号: | 201810795165.0 | 申请日: | 2018-07-19 |
公开(公告)号: | CN108848350A | 公开(公告)日: | 2018-11-20 |
发明(设计)人: | 周亚洲 | 申请(专利权)人: | 广州青鹿教育科技有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N21/4402;H04N21/845 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 广东省广州市科*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高清视频 像素特征 视频流 并发 视频流通道 输出视频流 比特位 切片 预处理 实时流传输协议 读取 解码 片段数据 视频播放 视频延时 数据通道 压缩处理 异或运算 低延迟 寄存器 压缩比 放入 前置 视频 保证 输出 | ||
1.基于ARM架构的高并发高清视频处理方法,其特征在于,包括:
提取运算过程;
重复所述提取运算过程,获得多组像素特征向量值;
判断累积的像素特征向量值是否超过设定的阈值,若是超过设定的阈值则输出视频流;
所述提取运算过程包括:
提取每一个视频流通道前8×N比特位的数据,并进行组合形成视频流片段数据;
将视频流片段数据通过CPU数据通道放入CPU的寄存器,并调用CPU的算术逻辑单元进行异或运算得到结果;
根据异或运算结果,获得新的像素特征向量值。
2.根据权利要求1所述的基于ARM架构的高并发高清视频处理方法,其特征在于,所述提取每一个视频流通道前8×N比特位的数据的过程中,其中N=3n,n为正整数。
3.根据权利要求2所述的基于ARM架构的高并发高清视频处理方法,其特征在于,该方法之前还包括:
采集实时高清视频流;
对高清视频流进行解码以获得8比特位的视频流通道。
4.根据权利要求3所述的基于ARM架构的高并发高清视频处理方法,其特征在于,所述对高清视频流进行解码以获得8位的视频流通道的过程包括:
根据基于最小化传输差分信号的算法获得视频流的每一帧图像像素的特征向量;
采用基于HDCP协议和H.264协议的并行解码算法对特征向量进行解码;
解码获得的每一个像素的特征向量为24Bit的数据,将24Bit的数据按每8Bit进行排列,即可获得一个8Bit的视频流通道。
5.根据权利要求4所述的基于ARM架构的高并发高清视频处理方法,其特征在于,所述输出视频流的过程包括:根据获取的多组像素特征向量值,采用基于实时流传输协议进行封装,生成并输出基于实时流传输协议的高清视频流。
6.根据权利要求5所述的基于ARM架构的高并发高清视频处理方法,其特征在于,所述设定的阈值为30帧图像总像素的80%。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州青鹿教育科技有限公司,未经广州青鹿教育科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810795165.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种便于生产管理的数据采集系统
- 下一篇:一种配电房视频监测及事故定位软件