[发明专利]一种加速器接口有效
| 申请号: | 201810440616.9 | 申请日: | 2018-05-10 |
| 公开(公告)号: | CN108897706B | 公开(公告)日: | 2021-07-23 |
| 发明(设计)人: | 林琦;杨艳萍 | 申请(专利权)人: | 北京融芯微科技有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 北京鼎德宝专利代理事务所(特殊普通合伙) 11823 | 代理人: | 安军永 |
| 地址: | 100085 北京市海淀区*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 加速器 接口 | ||
1.一种加速器接口,其特征在于:所述加速器接口为DDR接口,所述DDR接口连接在服务器和加速器之间, DDR接口包括DDR存储模块,以及控制DDR内存单元共享或断开的高速切换开关,所述高速切换开关为高速模拟开关,所述DDR内存单元为动态随机存取存储器或双列直插式存储模块,所述DDR接口采用DDR地址及命令信号序列完成服务器与加速器的数据通讯,所述服务器与加速器的数据通讯是双向通讯,DDR内存单元的内存容量为共享空间,所述DDR地址及命令信号序列为特殊序列,特殊序列是利用MR0 中的CAS LATENCY 设置的独特序列与原有DRAM的正常工作没有冲突,在序列结束后会恢复到原来CAS LATENCY的设置,即利用LOAD命令做加速器切换启动命令。
2.根据权利要求1所述的加速器接口,其特征在于:所述动态随机存取存储器的容量为4GB-8GB。
3.根据权利要求1所述的加速器接口,其特征在于:所述DDR内存单元共享需执行下列步骤:
步骤1,服务器执行加速任务,写入任务数据;
步骤2,启动加速器接口,加速器结点进行状态跟踪逻辑命令即DDR地址及命令信号序列匹配确认,匹配通过则执行步骤3,匹配失败则重复执行步骤2;
步骤3,等待空闲的DDR内存单元切换;
步骤4,切换加速器控制DDR内存单元;
步骤5,处理加速任务;
步骤6,切换服务器控制DDR内存单元,服务器实时查询加速任务状态,任务状态为未完成则返回执行步骤2,任务状态为完成则结束DDR内存单元共享。
4.根据权利要求3所述的加速器接口,其特征在于:所述状态跟踪逻辑命令匹配确认包括:
步骤A,DDR内存单元读取列地址选通脉冲时间延迟命令,跟踪状态;
步骤B,跟踪成功则执行输出匹配确认指令;
步骤C,跟踪完成,恢复列地址选通脉冲时间延迟命令参数,执行下一次状态跟踪逻辑命令匹配。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京融芯微科技有限公司,未经北京融芯微科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810440616.9/1.html,转载请声明来源钻瓜专利网。





