[发明专利]显示面板在审
| 申请号: | 201810203227.4 | 申请日: | 2018-03-13 |
| 公开(公告)号: | CN108492760A | 公开(公告)日: | 2018-09-04 |
| 发明(设计)人: | 王澄光 | 申请(专利权)人: | 友达光电股份有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20 |
| 代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;许志影 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 像素阵列 数据线 栅极线 像素 栅极驱动电路 显示面板 像素单元 子像素 电性连接 延伸 | ||
本发明公开了一种显示面板,包括像素阵列以及栅极驱动电路。像素阵列藉由多个像素单元所构成。像素阵列包括多条栅极线、多条数据线以及多个子像素。多个子像素分别电性连接其中一条栅极线以及其中一条数据线。子像素于栅极线的延伸方向上的宽度大于子像素于数据线的延伸方向上的宽度。各该像素单元包括二条栅极线、三条数据线以及六个子像素。栅极驱动电路位于像素阵列之中。
技术领域
本发明是有关于一种显示面板,且特别是有关于一种栅极驱动电路位于像素阵列中的显示面板。
背景技术
栅极驱动电路基板技术(Gate on Array;GOA)指的是在制作面板时,直接将栅极驱动电路形成于主动元件阵列基板上,以代替外接的驱动芯片的技术。
一般而言,栅极驱动电路是设置在面板的显示区之外,位于面板的边框位置。然而,栅极驱动电路通常占了边框面积的很大一部分。若是能够将栅极驱动电路移到显示区之中,则势必能够大幅减小边框面积设计,并且增加显示区面积。因此,有必要对现有的栅极驱动电路基板技术进行改进。
发明内容
本发明提供一种显示面板,能够减少栅极驱动电路在面板边框区所占据的面积。
本发明的显示面板,包括像素阵列以及栅极驱动电路。像素阵列藉由多个像素单元所构成。像素阵列包括多条栅极线、多条数据线以及多个子像素。多个子像素分别电性连接其中一条栅极线以及其中一条数据线。子像素于栅极线的延伸方向上的宽度大于子像素于数据线的延伸方向上的宽度。各该像素单元包括二条栅极线、三条数据线以及六个子像素。栅极驱动电路位于像素阵列之中。
本发明的至少一目的为,将栅极驱动电路设置在像素阵列之中。据此,能获得降低成本、大幅缩减边框的技术效果。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1为依据本发明一实施例的显示面板的上视示意图。
图2A为依据本发明一实施例的像素阵列的排列示意图。
图2B为依据本发明一实施例的像素阵列的排列示意图。
图3为依据本发明的一实施例的驱动单元的电路图。
图4是依据本发明一实施例的驱动单元的一种设置方式示意图。
图5A~图5D为依据本发明一实施例的驱动单元的一种设置方式示意图。
图6为依据本发明一实施例的驱动单元的一种设置方式示意图。
其中,附图标记:
1:显示面板
10、20:像素阵列
100、100A、100B:信号线
110:电源信号线
120:第一时脉信号线
130:第二时脉信号线
140:前级输入线
150:后级输入线
160:输出线
AR:显示区
C1、C2:电容
D1~D97:数据线
DR、DR1~DR8:驱动单元
E1、E2:延伸方向
G1~G14:栅极线
HC:时脉信号
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810203227.4/2.html,转载请声明来源钻瓜专利网。





