[实用新型]芯片嵌入式实时时钟电路有效
| 申请号: | 201520763377.2 | 申请日: | 2015-09-30 |
| 公开(公告)号: | CN204990070U | 公开(公告)日: | 2016-01-20 |
| 发明(设计)人: | 王军;肖文勇;金泽 | 申请(专利权)人: | 杭州雄迈信息技术有限公司 |
| 主分类号: | G06F1/14 | 分类号: | G06F1/14 |
| 代理公司: | 杭州斯可睿专利事务所有限公司 33241 | 代理人: | 周豪靖 |
| 地址: | 311422 浙江省杭州市富*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 芯片 嵌入式 实时 时钟 电路 | ||
1.芯片嵌入式实时时钟电路,它包括电源管理模块电路、时钟计数模块电路和外部交换电路,其特征在于外部交换电路通过Qin数据线与时钟计数模块电路连接,实现外部交换电路的数据输入到时钟计数模块电路内部寄存器;时钟计数模块电路通过Qout数据线与外部交换电路连接,实现时钟计数模块电路的内部寄存器的数据输出到外部交换电路,电源管理模块电路为时钟计数电路以及外部交换电路提供电源DVCC。
2.根据权利要求1所述的芯片嵌入式实时时钟电路,其特征在于所述的电源管理模块电路包括电池电源BVCC、片上电源VCC以及地VSS三个输入管脚,具有两路电源自动切换管理功能。
3.根据权利要求1所述的芯片嵌入式实时时钟电路,其特征在于所述时钟计数模块电路主体结构包括超前进位加法器结构、选择器和DFF触发器,其中选择器用于实现在当前计数时钟数据和外部输入时钟数据存在偏差时进行选择修正,其中输入管脚有时钟信号32.768KHZ、初始化信号INIT,数据输入信号Qin,输出管脚有数据输出Qout。
4.根据权利要求1所述的芯片嵌入式实时时钟电路,其特征在于外部交换电路主体结构包括选择器、DFF触发器、BUF缓冲器和与门,其中选择器用于修正时钟数据,DFF触发器配合时钟信号实现数据同步输入输出,其中输入管脚有时钟信号SCK、片选信号CS,锁存信号D_fetch,数据输入信号SDAT,输出管脚有数据输出SDOUT和内部数据总线Qin。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州雄迈信息技术有限公司,未经杭州雄迈信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520763377.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:便于检测的计算机网络分接器
- 下一篇:煤层瓦斯抽采钻孔封隔一体封孔方法





