[发明专利]基于FPGA的InSAR通道幅相误差估计方法在审
| 申请号: | 201510339973.2 | 申请日: | 2015-06-18 |
| 公开(公告)号: | CN104931968A | 公开(公告)日: | 2015-09-23 |
| 发明(设计)人: | 索志勇;杨志富;李真芳;王朝亿 | 申请(专利权)人: | 西安电子科技大学 |
| 主分类号: | G01S13/90 | 分类号: | G01S13/90;G01S7/02 |
| 代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;王喜媛 |
| 地址: | 710071*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 fpga insar 通道 误差 估计 方法 | ||
1.基于FPGA的InSAR通道幅相误差估计方法,包括如下步骤:
(1)输入通道数据:把双通道雷达实时信号处理系统中的一个通道作为主通道,另一个通道作为辅通道,并将主通道数据作为参考通道数据,辅通道数据作为待校准通道数据;
(2)分别对主、辅通道数据进行N2点的FFT变换,得到主通道数据的频域形式为M(f)、辅通道数据的频域形式为S(f);其中nextpow2(N1)为在大于等于N1的二的整数次方中最小的数的幂;N1为输入通道数据的复数据点数;
(3)根据步骤(2)的结果,获取主通道与辅通道之间的幅相误差估计值:
(4)对主、辅通道间的幅相误差估计值H1(f)进行FFT变换,得到主、辅通道间的频域幅相误差估计值H2(f);
(5)在频域幅相误差估计值H2(f)的零频附近进行长度为64个单元的矩形窗截断,获取截断后的频谱并对频谱中的数据进行截位;
(6)对截断后的频谱进行IFFT变换,得到最终加窗后的幅相误差估计结果
2.根据权利要求1所述的基于FPGA的InSAR通道幅相误差估计方法,其特征在于:所述步骤(2)中对通道数据进行N2点的FFT变换,按如下步骤进行:
(2a)判断输入信号点数N1是否满足N1=N2,其中如果不满足则执行步骤(2b),如果满足,则执行步骤(2c)。
(2b)在输入数据的末端补零至N2点,并产生该N2点数据的匹配使能信号;
(2c)使用计数器产生FFT变换的起始和结束使能信号;
(2d)将FFT IP核的inverse信号置为1'b0,表示FFT IP核要执行FFT变换;将sink_error信号置为2’b00,表示无误差输入输出;将source_ready信号置为1’b0表示输出准备完毕,输出相应的频域数据。
3.根据权利要求1所述的基于FPGA的InSAR通道幅相误差估计方法,其中所述步骤(5)中对频谱中的数据进行截位,通过如下公式进行:
result=data×2-exp/2n,
其中,result为截位后的值,data为FFT IP核输出结果中数据的实部或虚部,exp为FFT IP核输出结果中的指数项数据,n为保证result值的最大模值不超过215-1的一个量值,该公式的运算过程可理解为:当data为正数时,在右移(exp+n)位时高位补0;当data为负数时,在右移(exp+n)位时高位补1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510339973.2/1.html,转载请声明来源钻瓜专利网。





