[发明专利]一种高速串行链路的通道资源回收拓展方法有效
| 申请号: | 201510183299.3 | 申请日: | 2015-04-17 |
| 公开(公告)号: | CN104915312B | 公开(公告)日: | 2017-12-29 |
| 发明(设计)人: | 李花芳;董建波;刘晓飞;江涛 | 申请(专利权)人: | 苏州中晟宏芯信息科技有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
| 代理公司: | 苏州创元专利商标事务所有限公司32103 | 代理人: | 陶海锋 |
| 地址: | 215163 江苏省*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 高速 串行 通道 资源 回收 拓展 方法 | ||
1.一种高速串行链路的通道资源回收方法,对于在本地节点和远程节点间进行通信连接的通道资源进行回收,其特征在于,当确认通道资源过剩时,首先确定可回收通道位置,然后对指定通道进行下列操作:
S1:本地节点:对控制寄存器进行配置,发起链路关闭请求到本地节点的配置引擎;
S2:本地节点:配置引擎收到请求后,在指定通道上向远程节点发送链路回收请求序列;
S3:远程节点:接收到链路回收请求序列后,修改状态寄存器,并向本地节点返回链路回收确认序列;
S4:本地节点:接收端在收到返回的链路回收确认序列后,修改相应链路的状态寄存器,并通知配置引擎;
S5:本地节点:配置引擎切断相应通道的电源,并通过保留链路发送链路回收结束序列到对方,控制对方配置引擎关闭相应通道。
2.根据权利要求1所述的高速串行链路的通道资源回收方法,其特征在于:
所述S1步骤包括:
1)发送端发送远程能力寄存器读请求,判断对方是否具有部分链路通道关闭能力;读取对方的链路状态寄存器,判读对方链路是否可以关闭;
2)如果对方具有该能力,则准许修改关闭链路控制寄存器,同时发送执行链路关闭请求给配置引擎。
3.根据权利要求1所述的高速串行链路的通道资源回收方法,其特征在于:
链路回收序列定义如下,其中COM和REL均为系统保留控制字符;
链路回收请求序列:COM;REL1;REL1;REL1;
链路回收确认序列:COM;REL2;REL2;REL2;
链路回收结束序列:COM;RELF;RELF;RELF。
4.一种高速串行链路的通道资源拓展方法,对于采用权利要求1所述方法回收的高速串行链路的通道资源进行拓展,其特征在于,对于需要拓展的通道,进行以下操作:
S21:本地节点修改控制寄存器,并发起链路恢复请求到本地节点的配置引擎;
S22:本地节点的配置引擎收到请求后,打开相应被关闭通路的电源,并使用保留通路发送链路恢复请求序列到远程节点;
S23:远程节点接收到链路恢复请求序列后,写入控制寄存器值,并由其控制远程节点的配置引擎打开待恢复通路电源,发送链路恢复确认序列到本地节点;
S24:本地节点在收到链路恢复确认序列后,在刚打开的通路上发送同步序列,重新获取位锁定;
S25:在收到同步返回序列后,由配置引擎通知配置逻辑将数据重新转发到已恢复链路上。
5.根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S21步骤具体包括以下步骤:
1)通过本地软件接口,读取能力寄存器和状态寄存器,判断本地端口是否可以进行链路恢复操作;
2)通过保留通路读取对方能力寄存器和状态寄存器,判断对方是否支持链路恢复操作;
3)如果双方端口都可以进行链路恢复操作,则对控制寄存器进行配置,并发起链路恢复请求到配置引擎。
6.根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S22步骤具体包括以下步骤:
1)本地配置引擎收到链路恢复请求后,根据控制寄存器的设定,打开相应通路的电源;
2)本地配置引擎通过保留通路,发送链路恢复请求,其中包含控制寄存器值。
7.根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S24步骤具体包括以下步骤:
1)在收到链路恢复确认序列后,待恢复链路的电源均已打开;配置引擎在已打开的通路上发送同步序列TS1,使对方重新获取位锁定;
2)对方端口在收到同步序列TS1后,返回同步确认序列TS2,使本地端口重新获取位锁定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州中晟宏芯信息科技有限公司,未经苏州中晟宏芯信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510183299.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能电力参数计算器
- 下一篇:基于PXIe总线的高速数字I/O系统





