[发明专利]网络设备的流控方法和流控装置以及网络设备有效
| 申请号: | 201510083894.X | 申请日: | 2015-02-16 |
| 公开(公告)号: | CN104601490B | 公开(公告)日: | 2018-10-09 |
| 发明(设计)人: | 赵志宇;慕长林;张泽 | 申请(专利权)人: | 新华三技术有限公司 |
| 主分类号: | H04L12/861 | 分类号: | H04L12/861 |
| 代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 陈舒维;宋志强 |
| 地址: | 310052 浙*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 网络设备 方法 装置 以及 | ||
本发明公开了一种网络设备的流控方法和装置以及网络设备。基于本发明,接口板的逻辑装置可以将出方向上的数据以太报文的发送完成信息封装在流控原子数据包中上报,流控原子数据包可以通过管理总线转发至主板的逻辑装置,主板的逻辑装置通过对流控原子数据包的解析能够得到所述的发送完成信息、并封装在流控消息中写入主板的内存供主板的CPU即时读取,使主板的CPU能够及时感知出方向上的数据以太报文是否发生拥塞,从而有利于准确实现网络设备出方向上的QOS。而且,本发明既能够避免完成信息的上报影响数据以太报文的传送,又能够实现CPU对数据以太报文的发送和接收的松耦合。
技术领域
本发明涉及网络技术,特别涉及网络设备的流控方法、网络设备的流控装置、以及网络设备。
背景技术
网络设备可以采用以太总线架构,并且,在以太总线架构中,主板的CPU与主板的以太交换芯片之间的以太数据通道、主板的以太交换芯片与接口板的逻辑装置之间的以太数据通道、以及接口板的逻辑装置与接口板的接口芯片之间的接口数据通道可能会存在物理带宽相互不匹配的情况。
因此,网络设备容易在出方向上发生数据报文的拥塞。若主板的CPU无法及时感知前述拥塞及前述拥塞的解除,则难以准确实现网络设备出方向上的QOS(Quality ofService,服务质量)。
发明内容
有鉴于此,本发明的实施例提供了一种网络设备的流控方法、一种网络设备的流控装置、以及网络设备。
在一个实施例中,一种网络设备的流控方法应用于网络设备的接口板的逻辑装置中,并且,所述流控方法包括:
依据发送缓存队列中被送出的数据以太报文,构造包含发送完成信息的流控原子数据包;
将所述流控原子数据包在管理总线优先于其他原子数据包传输。
可选地,所述流控方法进一步在所述流控原子数据包中填充所述接口板的接口板标识、以及在所述出方向上完成发送的数据以太报文对应的逻辑通道标识。
在另一个实施例中,一种网络设备的流控方法应用于网络设备的主板的逻辑装置中,并且,所述流控方法包括:
通过管理总线接收原子数据包;
识别接收到的原子数据包的类型;
若识别出接收到的原子数据包为流控原子数据包,则从所述流控原子数据包中解析得到发送完成信息;
构造包含所述发送完成信息的流控消息;
将所述流控消息写入主板的CPU的内存、并通知所述CPU从所述内存读取。
可选地,所述流控方法以DMA的方式向所述内存写入所述流控消息。
可选地,所述流控方法以中断的方式通知所述CPU。
可选地,所述流控方法进一步依据所述流控原子数据包中的接口板标识和逻辑通道标识,将所述流控消息写入至所述内存中对应的发送完成队列中。
在一个实施例中,一种网络设备的流控装置应用于网络设备的接口板的逻辑装置中,并且,所述流控装置包括:
数据包构造模块,依据发送缓存队列中被送出的数据以太报文,构造包含发送完成信息的流控原子数据包;
数据包上送模块,将所述流控原子数据包在管理总线优先于其他原子数据包传输。
可选地,所述数据包构造模块进一步在所述流控原子数据包中填充所述接口板的接口板标识、以及在所述出方向上完成发送的数据以太报文对应的逻辑通道标识。
在另一个实施例中,一种网络设备的流控装置应用于网络设备的主板的逻辑装置中,并且,所述流控装置包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三技术有限公司,未经新华三技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510083894.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:信道估计的方法和装置
- 下一篇:一种点到多点业务传输方法和装置





