[发明专利]可控电压源、移位寄存器及其单元和一种显示器有效
| 申请号: | 201410380566.1 | 申请日: | 2014-08-04 |
| 公开(公告)号: | CN105446402B | 公开(公告)日: | 2017-03-15 |
| 发明(设计)人: | 张盛东;廖聪维;胡治晋;李文杰;李君梅 | 申请(专利权)人: | 北京大学深圳研究生院 |
| 主分类号: | G05F1/56 | 分类号: | G05F1/56;G11C19/28;G09G3/20 |
| 代理公司: | 深圳鼎合诚知识产权代理有限公司44281 | 代理人: | 郭燕 |
| 地址: | 518055 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 可控 电压 移位寄存器 及其 单元 一种 显示器 | ||
1.一种可控电压源,其特征在于,包括:控制模块(1)、存储模块(2)和输出模块(3);
所述控制模块(1)用于耦合至高电平端和低电平端之间;
所述存储模块(2)包括存储电容(C1);所述存储电容(C1)的两端分别耦合至所述控制模块(1)形成第一端子(A)和第二端子(B);
所述输出模块(3)耦合至所述第二端子(B),其信号输出端用于向外部电路输出可控电压源的电压信号(VDD);
所述控制模块(1)响应第一时钟信号的有效电平将所述第一端子(A)耦合至所述高电平端,由所述高电平端向所述第一端子(A)充电;
所述控制模块(1)响应第二时钟信号的有效电平将所述第二端子(B)耦合至所述高电平端,由所述高电平端向所述第二端子(B)充电;将所述第一端子(A)耦合至所述低电平端,所述第一端子(A)通过低电平端放电;
所述第一时钟信号的有效电平与所述第二时钟信号的有效电平不交叠。
2.如权利要求1所述的可控电压源,其特征在于,所述控制模块(1)包括:第一晶体管(M1)、第二晶体管(M2)和第三晶体管(M3);
所述第一晶体管(M1)的第一极和所述第二晶体管(M2)的第一极耦合并用于耦合至所述高电平端;
所述第一晶体管(M1)的第二极和所述第二晶体管(M2)的第二极分别耦合至所述存储电容(C1)的两端分别形成第一端子(A)和第二端子(B);
所述第一晶体管(M1)的控制极用于输入第一时钟信号
所述第二晶体管(M2)的控制极用于输入第二时钟信号
3.如权利要求1所述的可控电压源,其特征在于,所述输出模块(3)包括:第六晶体管(M6);
所述第六晶体管(M6)的第一极与控制极耦合并耦合至所述第二端子(B);
所述第六晶体管(M6)的第二极为所述输出模块(3)的信号输出端。
4.如权利要求3所述的可控电压源,其特征在于,所述输出模块还包括:滤波电容(C2);
所述滤波电容(C2)的一端耦合至第六晶体管(M6)的第二极,所述滤波电容(C2)的另一端用于耦合至所述低电平端。
5.如权利要求1所述的可控电压源,其特征在于,所述输出模块包括:第七晶体管(M7);
所述第七晶体管(M7)的第一极耦合至所述输出模块(3)的信号输出端;第七晶体管(M7)的第二极用于耦合至所述低电平端;第七晶体管(M7)的控制极用于输入下拉控制信号;
所述第七晶体管(M7)响应下拉控制信号的有效电平导通将所述输出模块(3)的信号输出端耦合至所述低电平端。
6.如权利要求1-5任意一项所述的可控电压源,其特征在于,还包括:阈值调制模块(4);
所述阈值调制模块(4)分别与第一端子(A)和第二端子(B)耦合;阈值调制模块(4)还用于耦合至所述低电平端;
所述阈值调制模块(4)的感应端用于耦合至所述外部电路的待感应元件,用于感应所述待感应元件的阈值电压并反馈至第一端子(A)和/或第二端子(B)。
7.如权利要求6所述的可控电压源,其特征在于,所述阈值调制模块(4)包括:第四晶体管(M4)和第五晶体管(M5);
所述第四晶体管(M4)的第一极耦合至所述第一端子(A),第二极用于耦合至所述低电平端;
所述第五晶体管(M5)的第一极耦合至所述第二端子(B),第二极用于耦合至所述低电平端;
所述第四晶体管(M4)的控制极与所述第五晶体管(M5)的控制极耦合形成所述感应端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410380566.1/1.html,转载请声明来源钻瓜专利网。





