[发明专利]内部整合电路接口装置及其信号产生方法有效
| 申请号: | 201410155045.6 | 申请日: | 2014-04-17 |
| 公开(公告)号: | CN105099431B | 公开(公告)日: | 2018-04-06 |
| 发明(设计)人: | 刘林;杨卫平 | 申请(专利权)人: | 扬智科技股份有限公司 |
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
| 代理公司: | 上海专利商标事务所有限公司31100 | 代理人: | 胡林岭 |
| 地址: | 中国台湾*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 内部 整合 电路 接口 装置 及其 信号 产生 方法 | ||
1.一种内部整合电路接口装置,包括:
逻辑信号产生电路,产生第一逻辑信号以及第二逻辑信号,其中该第一逻辑信号由第一逻辑电位转态至第二逻辑电位的第一转态时间点与该第二逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第二转态时间点具有时间差;以及
拉高电路,该拉高电路在该第一转态时间点以及该第二转态时间点间提供第一驱动电流以拉高数据线及时脉线的其中之一的第一选中信号线的电压电位,并在该第二转态时间点后提供第二驱动电流以维持该第一选中信号线的电压电位,
其中,该第一驱动电流大于该第二驱动电流。
2.如权利要求1所述的内部整合电路接口装置,其特征在于,该第一选中信号线为该时脉线时,该第一逻辑信号具有周期性产生的多数个该第一转态时间点。
3.如权利要求1所述的内部整合电路接口装置,其特征在于,该第一选中信号线为该数据线时,该第一逻辑信号的该第一转态时间点依据被传送数据而产生。
4.如权利要求1所述的内部整合电路接口装置,其特征在于,该拉高电路包括:
第一电流源,提供该第一驱动电流;
开关,耦接在该第一选中信号线以及该第一电流源间,该开关在该第一转态时间点及该第二转态时间点间被导通;以及
第二电流源,耦接该第一选中信号线并提供该第二驱动电流至该第一选中信号线。
5.如权利要求4所述的内部整合电路接口装置,其特征在于,该逻辑信号产生电路更产生控制信号,该逻辑信号产生电路提供该控制信号至该开关以控制该开关被导通或断开。
6.如权利要求4所述的内部整合电路接口装置,其特征在于,该第一电流源包括第一电阻,串接在参考电压以及该开关间,该第二电流源包括第二电阻,串接在该参考电压以及该第一选中信号线间,其中,该第一电阻的电阻值小于该第二电阻的电阻值。
7.如权利要求1所述的内部整合电路接口装置,其特征在于,该逻辑信号产生电路更产生第三逻辑信号以及第四逻辑信号,其中该第三逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第三转态时间点与该第四逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第四转态时间点具有该时间差,该拉高电路在该第三转态时间点以及该第四转态时间点间提供第三驱动电流以拉高该数据线及该时脉线的其中的另一的第二选中信号线的电压电位,并在该第四转态时间点后提供第四驱动电流以维持该第二选中信号线的电压电位,
其中,该第三驱动电流大于该第四驱动电流。
8.一种内部整合电路接口的信号产生方法,包括:
产生第一逻辑信号以及第二逻辑信号,其中该第一逻辑信号由第一逻辑电位转态至第二逻辑电位的第一转态时间点与该第二逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第二转态时间点具有时间差;
在该第一转态时间点以及该第二转态时间点间提供第一驱动电流以拉高数据线及时脉线的其中之一的第一选中信号线的电压电位;以及
在第二转态时间点后提供第二驱动电流以维持第一选中信号线的电压电位,
其中,第一驱动电流大于第二驱动电流。
9.如权利要求8所述的内部整合电路接口的信号产生方法,其特征在于,该第一选中信号线为该时脉线时,该第一逻辑信号具有周期性产生的多数个该第一转态时间点。
10.如权利要求8所述的内部整合电路接口的信号产生方法,其特征在于,该第一选中信号线为该数据线时,该第一逻辑信号的该第一转态时间点依据被传送数据而产生。
11.如权利要求8所述的内部整合电路接口的信号产生方法,其特征在于,在该第一转态时间点以及该第二转态时间点间提供该第一驱动电流以拉高该数据线及该时脉线的其中之一的该第一选中信号线的电压电位的步骤包括:
依据该第一逻辑信号以及该第二逻辑信号产生控制信号,该控制信号在该第一转态时间点及该第二转态时间点间具有脉波;以及
依据该脉波以提供该第一驱动电流来拉高该第一选中信号线的电压电位。
12.如权利要求10所述的内部整合电路接口的信号产生方法,其特征在于,更包括:
产生第三逻辑信号以及第四逻辑信号,其中该第三逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第三转态时间点与该第四逻辑信号由该第一逻辑电位转态至该第二逻辑电位的第四转态时间点具有该时间差;以及
在该第三转态时间点以及该第四转态时间点间提供第三驱动电流以拉高该数据线及该时脉线的其中的另一的第二选中信号线的电压电位,并在该第四转态时间点后提供第四驱动电流以维持该第二选中信号线的电压电位,
其中,该第三驱动电流大于该第四驱动电流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬智科技股份有限公司,未经扬智科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410155045.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:解码转压装置及应用所述解码转压装置的数字模拟转换器
- 下一篇:全差分放大器





