[实用新型]发射机数字中频模块有效
| 申请号: | 201320354896.4 | 申请日: | 2013-06-20 |
| 公开(公告)号: | CN203289413U | 公开(公告)日: | 2013-11-13 |
| 发明(设计)人: | 吴帮学 | 申请(专利权)人: | 成都九洲迪飞科技有限责任公司 |
| 主分类号: | H04B1/02 | 分类号: | H04B1/02 |
| 代理公司: | 成都立信专利事务所有限公司 51100 | 代理人: | 黄立 |
| 地址: | 610041 四川省成*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 发射机 数字 中频 模块 | ||
技术领域
本实用新型涉及电子通信领域,特别是一种发射机数字中频模块。
背景技术
目前市场上的大部分发射机产生80MHz或140MHz的高中频基本都是采用高采样率的DA转换器实现,DA转换器及FPGA的采样率高达350MHz以上,高速器件带来价格成本及功耗较大。
大部分发射机幅度调整使用衰减器实现,高精度如±0.125dB的衰减器价格昂贵。
发明内容
本实用新型旨在解决现有发射机数字中频元器件存在价格高、功耗大等技术问题,以提供一种价格便宜、功耗小和精度高的发射机数字中频模块。
本实用新型的目的是通过以下技术方案实现的。
本实用新型的发射机数字中频模块,FPGA包括DDS、调制器和乘法器 ,其中DDS的输入端接收相位调整值信号,其输出端连接调制器的输入端一,调制器的输入端二接收基带信号,调制器的输出端连接乘法器的输入端一,乘法器的输入端二接收幅度调整值信号,乘法器的输入端连接D/A转换器,D/A转换器的输出端并联有工作频率为80MHz带通滤波器一和工作频率为140MHz带通滤波器二。
本实用新型发射机数字中频模块的有益效果:价格便宜、功耗小和精度高。
附图说明
图1 本实用新型的结构原理图
图中标号说明:
FPGA 现场可编程门阵列、DDS 直接数字式频率合成器、D/A 数模转换器
具体实施方式
本实用新型详细结构、应用原理、作用与功效,参照附图1,通过如下实施方式予以说明。
参阅图1所示,本实用新型的发射机数字中频模块,FPGA包括DDS、调制器和乘法器 ,其中DDS的输入端接收相位调整值信号,其输出端连接调制器的输入端一,调制器的输入端二接收基带信号,调制器的输出端连接乘法器的输入端一,乘法器的输入端二接收幅度调整值信号,乘法器的输入端连接D/A转换器,D/A转换器的输出端并联有工作频率为80MHz带通滤波器一和工作频率为140MHz带通滤波器二。
本实用新型的发射机数字中频模块,发射中频为80MHz和140MHz;对80M发射信号FPGA内先生成基带信号,用40M的NCO上变频,再通过采样率为120M的D/A输出经带通滤波器得到80M镜像信号;对140M发射信号FPGA内先生成基带信号,用20M的NCO上变频,再通过采样率为120M的D/A输出经带通滤波器得到140M镜像信号。
中频信号衰减器在FPGA内实现,中频信号输出到D/A前乘上衰减系数,可用乘法器实现此功能。
FPGA和D/A都使用120MHz系统时钟。FPGA用DDS产生20MHz及40MHz的数字正弦信号,通过相位调整值可精确调整DDS输出的相位,精度达到±0.25°。基带信号与DDS输出信号进行ASK及DPSK调制后的信号通过乘法器进行幅度加权,可精确进行幅度调整。FPGA输出数字信号D/A转换后变为模拟中频,通过带通滤波器取出80MHz(对应基频40MHz)或140MHz(对应基频20MHz)的镜频信号作为中频信号输出。
采用低的采样率120MHz,实现了高中频调制信号80MHz和140MHz的输出,降低了器件成本和功耗。
FPGA内部实现的中频信号衰减器,通过增加衰减系数的比特位数可以达到很高的衰减精度,精度完全满足±0.125dB要求,甚至可以做到更高。
综上所述,本实用新型的发射机数字中频模块,具有价格便宜、功耗小和精度高等诸多技术优点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都九洲迪飞科技有限责任公司,未经成都九洲迪飞科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320354896.4/2.html,转载请声明来源钻瓜专利网。





