[发明专利]时钟同步控制方法和系统、正电子发射断层扫描仪在审
| 申请号: | 201310706813.8 | 申请日: | 2013-12-19 |
| 公开(公告)号: | CN103634094A | 公开(公告)日: | 2014-03-12 |
| 发明(设计)人: | 丰宝桐;王培林;孙芸华;周魏;魏龙 | 申请(专利权)人: | 中国科学院高能物理研究所 |
| 主分类号: | H04L7/00 | 分类号: | H04L7/00;A61B6/03 |
| 代理公司: | 北京志霖恒远知识产权代理事务所(普通合伙) 11435 | 代理人: | 孟阿妮 |
| 地址: | 100049 北京*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 同步 控制 方法 系统 正电子 发射 断层 扫描仪 | ||
1.一种时钟同步控制系统,包括:符合处理板和分别与所述符合处理板连接的多块连续采样板,其特征在于,
所述符合处理板,用于将本地晶振作为源时钟多路扇出,将扇出的多路时钟数据对应发送给各块连续采样板,接收并符合判选各块连续采样板发送的事例数据;
各块连续采样板,分别用于对应接收所述符合处理板发送的多路时钟数据,根据各自接收到的时钟数据恢复所述源时钟,将恢复得到的时钟作为主工作时钟采样事例数据,并将各自采样到的事例数据发送给所述符合处理板。
2.根据权利要求1所述的时钟同步控制系统,其特征在于,每块所述连续采样板包括:
第一数据收发模块,用于接收所述符合处理板发送的一路时钟数据,并向所述符合处理板发送采样到的事例数据;
第一FPGA处理芯片,用于从所述第一数据收发模块接收到的时钟数据中恢复所述源时钟,将恢复得到的时钟作为主工作时钟采样事例数据,并将采样到的事例数据发送给所述第一数据收发模块。
3.根据权利要求1或2所述的时钟同步控制系统,其特征在于,所述符合处理板包括:
时钟扇出模块,用于将本地晶振作为源时钟多路扇出,得到多路时钟数据;
第二FPGA处理芯片,包括符合判选单元和多路第二数据收发模块,其中:每路第二数据收发模块分别与所述时钟扇出模块、所述符合判选模块和一连续采样板连接,用于从所述时钟扇出模块接收一路时钟数据并发送所述连续采样板,接收所述连续采样板发送的事例数据并发送给所述符合判选模块;所述符合判选模块用于对各路数据收发模块发送的事例数据进行符合处理。
4.根据权利要求3所述的时钟同步控制系统,其特征在于,所述第一数据收发模块和所述第二数据收发模块之间基于光纤进行数据交换。
5.根据权利要求3所述的时钟同步控制系统,其特征在于,
所述第一数据收发模块包括:时钟数据接收单元和事例数据发送单元;所述第二数据收发模块包括:时钟数据发送单元和事例数据接收单元;
所述时钟数据接收单元和所述时钟数据发送单元连接,用于进行时钟数据传输;所述事例数据发送单元和所述事例数据接收单元连接,用于进行事例数据传输。
6.根据权利要求3所述的时钟同步控制系统,其特征在于,所述连续采样板和所述符号处理板之间基于时钟数据恢复协议进行时钟数据的交换与恢复。
7.根据权利要求6所述的时钟同步控制系统,其特征在于,所述第一FPGA处理芯片和/或所述第二FPGA处理芯片为赛灵思公司发布的Virtex-5系列FPGA芯片。
8.一种正电子发射断层扫描仪,包括探测器子系统、电子学子系统和图像重建子系统,其特征在于,所述电子学子系统包括有如权利要求1-5任一所述的时钟同步控制系统。
9.一种时钟同步控制方法,其特征在于,所述时钟同步控制方法基于权利要求1-7任一所述的时钟同步控制系统实现,包括:
符合处理板将本地晶振作为源时钟多路扇出,将扇出的多路时钟数据对应发送给各块连续采样板;
各块连续采样板分别对应接收所述符合处理板发送的多路时钟数据,根据各自接收到的时钟数据恢复所述源时钟,将恢复得到的时钟作为主工作时钟采样事例数据;
各块连续采样板将各自采样到的事例数据发送给所述符合处理板;
符合处理板接收并符合判选各块连续采样板发送的事例数据。
10.根据权利要求9所述的时钟同步控制方法,其特征在于,所述符合处理板和各块所述连续采样板基于光纤进行时钟数据和/或事例数据的交换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院高能物理研究所,未经中国科学院高能物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310706813.8/1.html,转载请声明来源钻瓜专利网。





