[发明专利]一种基于FPGA实现GMSK信号发生器的方法无效
| 申请号: | 201210515702.4 | 申请日: | 2012-12-05 |
| 公开(公告)号: | CN102983839A | 公开(公告)日: | 2013-03-20 |
| 发明(设计)人: | 曹晓冬;马彪;张鹏泉;李柬;范玉进;褚孝鹏;张波;李羚梅;夏爽 | 申请(专利权)人: | 天津光电通信技术有限公司 |
| 主分类号: | H03H17/00 | 分类号: | H03H17/00;G05B19/042 |
| 代理公司: | 天津中环专利商标代理有限公司 12105 | 代理人: | 王凤英 |
| 地址: | 300211*** | 国省代码: | 天津;12 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 实现 gmsk 信号发生器 方法 | ||
1.一种基于FPGA实现GMSK信号发生器的方法,其特征在于:将NRZ编码模块、高斯滤波模块、相位累加模块、正交调制模块和D/A转换模块集成在FPGA芯片上,其方法步骤如下:
(一).NRZ编码模块编码:对输入的数字信号进行编码,当数字信号为0时,对应选通信号-1作为NRZ编码模块信号输出;当输入信号为1时,选通信号+1作为NRZ编码模块信号输出;
(二).选择滤波方式进行滤波:高斯滤波模块包括两种高斯滤波的方式,一种为FIR数字滤波的方式,另一种为基于波形存储的滤波方式,根据不同的滤波要求,通过控制信号选通开关SEL选取滤波的方式,开启对应的滤波模块;当控制信号选通开关SEL1为1时,通路选择FIR数字滤波的方式,同时控制信号选通开关SEL2也置为1,将FIR数字滤波的输出数据作为最后输出的频率信号;当控制信号选通开关SEL1为0时,则通路选择基于波形存储的滤波方式,同时控制信号选通开关SEL2也置为0,并将波形存储滤波的输出数据作为最后输出的频率信号,实现对应通路的高斯滤波;
(三).相位累加模块将高斯滤波后的信号进行累加,累加后的输出信号即为该时刻所表示的相位值;
(四).正交调制模块将经过累加后的相位值分两路进行ROM查表,分别得到对应该相位的一路的余弦值和另一路的正弦值;
(五).正交调制模块将其中一路的余弦值与coswt信号相乘,将另一路的正弦值与sinwt信号相乘,两路信号的乘积相减之差即为产生的GMSK调制信号;
(六).最后D/A转换模块将GMSK调制数字信号变换为用于示波器观测的GMSK模拟调制信号输出。
2.根据权利要求1所述的一种基于FPGA实现GMSK信号发生器的方法,其特征在于:所述的FIR数字滤波方式的滤波模块包括N级移位寄存器D,每级移位寄存器D的输入信号与每级的滤波器系数coef相乘后进行求和,其求和计算结果即为FIR数字滤波方式的滤波模块的输出信号。
3.根据权利要求1所述的一种基于FPGA实现GMSK信号发生器的方法,其特征在于:所述的基于波形存储方式的滤波模块包括五个移位寄存器D,移位寄存器D的每一级的输出作为下一级的输入信号,五个移位寄存器中的五个数据分别存储在缓冲器中,缓冲器通过串并转换的方式将存储的数据并行传输给计数器,计数器根据过采样率来决定累加次数,ROM中预先存储好对应五个输入数据的高斯滤波的时域波形,最后将计数器累加次数作为ROM的输入地址,根据所存储数据进行ROM查表,以此读取相应的滤波后输出的频率信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210515702.4/1.html,转载请声明来源钻瓜专利网。





