[发明专利]振荡电路和测试电路无效
| 申请号: | 201210477729.9 | 申请日: | 2012-11-21 |
| 公开(公告)号: | CN103163444A | 公开(公告)日: | 2013-06-19 |
| 发明(设计)人: | 寺田晴彦;本间纮平 | 申请(专利权)人: | 索尼公司 |
| 主分类号: | G01R31/28 | 分类号: | G01R31/28;G01R31/27 |
| 代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 陈桂香;褚海英 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 振荡 电路 测试 | ||
1.一种振荡电路,包括:
控制晶体管,其通过根据其输入端子处的电位而进入导通状态和非导通状态之一来改变其输出端子处的电位;
作为测量对象的晶体管,其具有与所述控制晶体管的沟道极性相同的沟道极性,并且与所述控制晶体管串联连接在电源与地之间;
电容器,当所述控制晶体管从所述导通状态进入所述非导通状态时,所述电容器根据从所述作为测量对象的晶体管泄漏的泄漏电流值来延迟所述控制晶体管的所述输出端子处的电位的改变;和
反相电路,其使所述控制晶体管的所述输出端子处的电位反相,从而将反相后的电位反馈回所述控制晶体管的所述输入端子。
2.根据权利要求1所述的振荡电路,还包括
延迟控制部分,其配置成当指示延迟所述控制晶体管的所述输出端子处的电位的改变的延迟指示信号被输入时,使得所述作为测量对象的晶体管进入所述非导通状态,并且当所述延迟指示信号未被输入时,使得所述作为测量对象的晶体管根据所述控制晶体管的所述输入端子处的电位而进入所述导通状态和所述非导通状态之一。
3.根据权利要求1所述的振荡电路,
其中所述作为测量对象的晶体管包括:
控制端子,通过该控制端子来控制所述作为测量对象的晶体管,以将其保持在所述导通状态或所述非导通状态;
第一连接端子,其连接到所述电源或者所述地并且连接到所述控制端子;和
第二连接端子,其连接到所述控制晶体管的所述输出端子。
4.根据权利要求1中所述的振荡电路,其中所述作为测量对象的晶体管是以下晶体管:当所述作为测量对象的晶体管和所述控制晶体管中每一个都保持在所述非导通状态时,从该晶体管泄漏的泄漏电流值大于从所述控制晶体管泄漏的泄漏电流值。
5.根据权利要求4所述的振荡电路,
其中所述作为测量对象的晶体管包括彼此并联连接在所述电源与所述地之间的多个晶体管;并且
所述多个晶体管是各自具有与所述控制晶体管的沟道极性相同的沟道极性的晶体管。
6.根据权利要求1所述的振荡电路,其中所述反相电路使所述控制晶体管的所述输出端子处的电位反相,从而在指示所述输出端子处的电位进行振荡的振荡指示信号被输入时将反相后的电位反馈回所述控制晶体管的所述输入端子,并且在所述振荡指示信号未被输入时将所述输入端子处的电位固定到预定电位。
7.一种振荡电路,包括:
延迟电路组,其具有多个延迟电路,所述多个延迟电路各自包括:控制晶体管,其通过根据其输入端子处的电位而进入导通状态和非导通状态之一来改变其输出端子处的电位;作为测量对象的晶体管,其具有与所述控制晶体管的沟道极性相同的沟道极性,并且与所述控制晶体管串联连接在电源与地之间;和电容器,当所述控制晶体管从所述导通状态进入所述非导通状态时,所述电容器根据从所述作为测量对象的晶体管泄漏的泄漏电流值来延迟所述控制晶体管的所述输出端子处的电位的改变,其中通过在所述多个延迟电路的输出单子和输入端子之间的连接,所述多个延迟电路以环形方式连接;和
振荡控制电路,其在指示所述多个延迟电路的输出端子处的电位进行振荡的振荡指示信号被输入时,使所述多个延迟电路的输出端子处的电位反相,从而使得反相后的电位是连接到各个输出端子的输入端子处的电位,并且在所述振荡指示信号未被输入时,以如下方式固定所述输入端子处的电位:所述多个延迟电路的输入端子处的电位中的至少一个电位变成具有不同极性的电位。
8.一种测试电路,包括:
振荡电路,包括:控制晶体管,其通过根据其输入端子处的电位而进入导通状态和非导通状态之一来改变其输出端子处的电位;作为测量对象的晶体管,其具有与所述控制晶体管的沟道极性相同的沟道极性,并且与所述控制晶体管串联连接在电源与地之间;电容器,当所述控制晶体管从所述导通状态进入所述非导通状态时,所述电容器根据从所述作为测量对象的晶体管泄漏的泄漏电流来延迟所述输出端子处的电位的改变;和反相电路,其使所述控制晶体管的所述输出端子处的电位反相,从而将反相后的电位反馈回所述控制晶体管的所述输入端子;和
计数电路,其对所述输出端子处的电位在预定时间段内被反相的次数进行计数。
9.一种测试电路,包括:
延迟电路组,其具有多个延迟电路,所述多个延迟电路各自包括:控制晶体管,其通过根据其输入端子处的电位而进入导通状态和非导通状态之一来改变其输出端子处的电位;作为测量对象的晶体管,其具有与所述控制晶体管的沟道极性相同的沟道极性,并且与所述控制晶体管串联连接在电源与地之间;和电容器,当所述控制晶体管从所述导通状态进入所述非导通状态时,所述电容器根据从所述作为测量对象的晶体管泄漏的泄漏电流值来延迟所述控制晶体管的所述输出端子处的电位的改变,其中通过所述多个延迟电路的输出端子和输入端子之间的连接,所述多个延迟电路以环形方式连接;
振荡控制电路,其在指示所述多个延迟电路的输出端子处的电位进行振荡的振荡指示信号被输入时,使所述多个延迟电路的输出端子处的电位反相,从而使得反相后的电位是连接到各个输出端子的输入端子处的电位,并且在所述振荡指示信号未被输入时,以如下方式固定所述输入端子处的电位:所述多个延迟电路的输入端子处的电位中的至少一个电位变成具有不同极性的电位;利
计数电路,其对任一个所述输出端子处的电位在预定时间段内被反相的次数进行计数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210477729.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种V-0阻燃抗静电聚丙烯材料及其制备方法
- 下一篇:一种多用平板灯





