[发明专利]高度并行的近地通信中QC-LDPC编码器和编码方法有效
申请号: | 201210474330.5 | 申请日: | 2012-11-21 |
公开(公告)号: | CN102970046A | 公开(公告)日: | 2013-03-13 |
发明(设计)人: | 张鹏;蒋蓝祥;蔡超时 | 申请(专利权)人: | 苏州威士达信息科技有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215163 江苏省苏州市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高度 并行 通信 qc ldpc 编码器 编码 方法 | ||
技术领域
本发明涉及近地太空数据通信领域,特别涉及一种CCSDS近地通信系统中QC-LDPC码编码器的高度并行实现方法。
背景技术
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。
低密度奇偶校验(Low-Density Parity-Check,LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。
SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。假设b不是素数,可被分解为b=ux。au路高度并行SRAA法完成一次编码需要x+t个时钟周期,需要(auc+t)b个寄存器、aucb个二输入与门和aucb个二输入异或门。
CCSDS近地通信系统推荐了一种QC-LDPC码,其中,a=14,c=2,t=16,b=511。b=ux的一种分解方法是u=7,x=73。
CCSDS近地通信系统中QC-LDPC超高速编码的现有解决方案是采用au路高度并行SRAA法,以u=7为例,实现QC-LDPC码的高度并行编码器需要108332个寄存器、100156个二输入与门和100156个二输入异或门。当采用FPGA实现时,需要较多的逻辑资源,势必会造成设备成本高,功耗大。
发明内容
针对CCSDS近地通信系统QC-LDPC码超高速编码的现有实现方案中存在的资源需求量大缺点,本发明提供了一种基于查找表的高度并行编码方法,充分利用FPGA逻辑资源中的查找表功能,能在保持编码速度不变的前提下,有效减少资源需求。
如图1所示,CCSDS近地通信系统中QC-LDPC码的高度并行编码器主要由4部分组成:寄存器、查找表、2b位二输入异或门和b位二输入异或门。整个编码过程分4步完成:第1步,输入信息向量s,保存至寄存器R1~R14,清零寄存器R15和R16;第2步,寄存器R1~Ra串行左移u=7位,查找表L1~La分别输入向量h1~ha和输出向量v1~va,2b位二输入异或门B1~Ba-1对向量v1~va求和,得到向量va+1,b位二输入异或门Al(1≤l≤c)将向量va+1的第l段b比特与寄存器Ra+l串行循环左移u=7位的结果相加,和存回寄存器Ra+l;第3步,重复第2步x次;第4步,并行输出码字(s,p)。
本发明提供的QC-LDPC高度并行编码器兼容多码率,能在保持编码速度不变的前提下有效减少资源需求,从而达到降低硬件成本和功耗的目的。
关于本发明的优点与精神可通过接下来的发明详述及附图得到进一步的了解。
附图说明
图1是CCSDS近地通信系统中QC-LDPC码的高度并行编码器整体结构;
图2比较了传统的au路高度并行SRAA法与本发明的资源消耗。
具体实施方式
下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州威士达信息科技有限公司,未经苏州威士达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210474330.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:护栏
- 下一篇:220kV丁字形同塔双回钻越塔
- 同类专利
- 专利分类