[发明专利]一种LDPC-CC译码算法及译码器有效

专利信息
申请号: 201210089263.5 申请日: 2012-03-30
公开(公告)号: CN102611462A 公开(公告)日: 2012-07-25
发明(设计)人: 陈赟;周昌盛;黄跃斌;郭志远;葛云龙;陈绪斌;樊文华;曾晓洋 申请(专利权)人: 复旦大学
主分类号: H03M13/11 分类号: H03M13/11
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 ldpc cc 译码 算法 译码器
【权利要求书】:

1.一种LDPC-CC译码算法,其特征在于将每个校验节点都视为一层,从而使LDPC-CC码也能适用层次化译码算法,具体步骤如下:

(1)初始化:

                      (6)

(2)校验节点更新:

                      (7)

       (8)

(3)在更新完某一层时立即更新相应后验信息:

                       (9)

(4)重复步骤(2)与步骤(3),直到信息节点通过所有处理器;

(5)硬判决:

                       (10)

 

其中,是经过信道后信息节点V的本征信息,是信息节点V的后验信息,是校验节点C到信息节点V的外信息,是信息节点V到校验节点C的前验信息,是归一化因子, 是所有与校验节点C有连接关系的信息节点的集合,是所有与信息节点V有连接关系的校验节点的集合,是除去符号,是信息节点V的硬判结果。

2.一种基于权利要求1所述LDPC-CC译码算法的译码器,其特征在于由主控制器、处理器、外信息存储器构成,其中多个相同的处理器串行,形成一个流水线结构;

(一) 所述主控制器,用于实现整个译码器的控制功能,包括负责处理译码器的输入与输出、各处理器的协调以及外信息传输;

(二)所述串行的处理器,用于完成译码过程中的各种运算;其中每个处理器都包括:

(1)中央控制器,负责整个处理器的内部协调,即负责产生各类控制信号, 以协调后验信息存储器、减法阵列、归一化阵列和加法阵列的数据传递与更新;

(2)后验信息存储器,负责后验信息的存储, 包括本征信息或前一个处理器传递过来的后验信息的写入,本处理器内部进行如式(7)所示前验信息更新前对相关后验信息的读取及进行如式(9)所示后验信息更新完成后相关后验信息的写入;

(3)减法阵列,负责先验信息的更新, 即从相关后验信息存储器和外信息存储器读取相应的后验信息及外信息后进行如式(7)所示前验信息更新;

(4)归一化阵列,负责外信息的更新,即先从减法阵列读取更新后的前验信息 ,然后进行如式(8)所示的外信息更新;

(5)加法阵列,负责后验信息的更新,即分别从减法阵列与归一化阵列中读取更新后的前验信息 与外信息,然后进行如式(9)所示的后验信息更新;

(三)所述外信息存储器,用于存储译码过程中校验节点处理器更新生成的外信息,并在相邻两处理器间传递外信息,具体是将前一个处理器进行如式(8)所示更新完的外信息传递给下一个处理器以进行如式(7)所示的前验信息更新。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210089263.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top