[实用新型]一种多路非同源视频同步变换电路有效

专利信息
申请号: 201120566787.X 申请日: 2011-12-30
公开(公告)号: CN202395868U 公开(公告)日: 2012-08-22
发明(设计)人: 唐清善;刘金华;李亚捷 申请(专利权)人: 湖南高科电子科技有限公司
主分类号: H04N5/262 分类号: H04N5/262
代理公司: 南昌新天下专利商标代理有限公司 36115 代理人: 胡山
地址: 410000 湖南省长沙市*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 多路非 同源 视频 同步 变换 电路
【说明书】:

技术领域

实用新型涉及视频同步变换电路,具体为一种多路非同源视频同步变换电路。

背景技术

随着LED(Light Emitting Diode)大屏应用的扩展,其所接收的输入视频由单路方式朝多路方式发展,且趋向于高清化、多种格式,如从普通的1024*768的分辨率发展至1920*1080P,伴随的时钟频率从74.25MHz至148.5MHz;为了便于控制输出,一般需要由本地同步时钟产生视频输出格式,且伴随视频输出的时钟也需要大范围变换。在此变换过程中,存在着由各种非同源输入视频同步为本地视频输出问题,为解决该问题,现有的同步变换电路的工作原理是:单路异步视频进入ASIC(Special integrated circuit)处理后,由本地时钟同步存储至存储设备进行缓冲,再输出。此方案存在的不足为:仅能实现单路视频的变换;所能变换的视频分辨率较低,且延迟时间较长。另一种方式采用FPGA的非片内同步方式,多路非同源数字视频进入FPGA分别进行处理,后经过DDR存储器的缓冲后输出至外部的同步交换芯片,在此由本地时钟做为主时钟进行视频同步并选择输出。其中DDR为独立的双口存储器器件(Double dynamic Synchronous RAM),FPGA为现场可编程逻辑阵列(Field programming gate arry)。此方案存在的不足为:各种非同源的视频输入在进行同步时采用外部同步交换芯片,会导致逻辑控制电路复杂度增加,可靠性降低,不够灵活。对于不同的视频格式,视频的输出时钟不同,而固定的本地时钟不能输出多种时钟(从74.25MHz至148.5MHz)。系统采用外部同步交换芯片,这会使得整体成本高。

实用新型内容

本实用新型所解决的技术问题在于提供一种多路非同源视频同步变换电路,以解决上述背景技术中的缺点。

本实用新型所解决的技术问题采用以下技术方案来实现:

一种多路非同源视频同步变换电路,包括存储器、本地时钟、DDR2核控制器、本地时钟变换电路、同步交换电路、本地视频输出设备、乒乓操作先入先出队列、现场可编程门阵列和输入视频设备,所述DDR2核控制器上连接有两个存储器,所述本地时钟连接在本地时钟变换电路上,所述同步交换电路上连接有本地视频输出设备,所述乒乓操作先入先出队列上连接有输入视频设备,所述现场可编程门阵列上安装有DDR2核控制器、本地时钟变换电路、同步交换电路和乒乓操作先入先出队列,所述现场可编程门阵列上连接着四个乒乓操作先入先出队列,靠近现场可编程门阵列左右两侧的乒乓操作先入先出队列分别与安装在现场可编程门阵列左右两侧的DDR2核控制器相连接。

有益效果

本实用新型采用了基于FIFO和DDR2存储的方法,能够在单片FPGA内部实现4路不同格式的,非同源视频的采集,并存储至外部DDR2存储器中;与已有的大部分产品采用外挂同步交换芯片的方式比较,在FPGA内部集成了多块FIFO,其可实现高速数据交换,提高了集成度,方便系统的集成设计;采用了高精度的PLL(锁相环技术),可实现动态变换时钟输出,满足不同视频格式的需要,能提高变换电路的应用范围。

附图说明

图1为本实用新型的结构原理图。

具体实施方式

为了使本实用新型实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示,进一步阐述本实用新型。

参见图1,一种多路非同源视频同步变换电路的结构原理图,一种多路非同源视频同步变换电路,包括存储器1、本地时钟2、DDR2核控制器3、本地时钟变换电路4、同步交换电路5、本地视频输出设备6、乒乓操作先入先出队列7、现场可编程门阵列8和输入视频设备9,所述DDR2核控制器3上连接有两个存储器1,所述本地时钟2连接在本地时钟变换电路4上,所述同步交换电路5上连接有本地视频输出设备6,所述乒乓操作先入先出队列7上连接有输入视频设备9,所述现场可编程门阵列8上安装有DDR2核控制器3、本地时钟变换电路4、同步交换电路5和乒乓操作先入先出队列7,所述现场可编程门阵列8上连接着四个乒乓操作先入先出队列7,靠近现场可编程门阵列8左右两侧的乒乓操作先入先出队列7分别与安装在现场可编程门阵列8左右两侧的DDR2核控制器3相连接。

本实用新型在使用单片现场可编程门阵列8以及不采用外部同步芯片的前提下,实现多路非同源视频的同步变换,本实用新型中,本地时钟变换电路4、多路高速乒乓操作先入先出队列7以及同步交换电路5以及DDR2核控制器3在单片现场可编程门阵列8内部实现。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南高科电子科技有限公司,未经湖南高科电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120566787.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top