[实用新型]一种能快速读取计算机开机程序的装置有效

专利信息
申请号: 201120554053.X 申请日: 2011-12-27
公开(公告)号: CN202372967U 公开(公告)日: 2012-08-08
发明(设计)人: 张爱文;樊红鹃 申请(专利权)人: 黑龙江工程学院
主分类号: G06F9/445 分类号: G06F9/445
代理公司: 暂无信息 代理人: 暂无信息
地址: 150050 黑龙江*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 快速 读取 计算机 开机 程序 装置
【说明书】:

技术领域

本实用新型涉及一种计算机系统中的装置,尤指一种读取计算机开机程序的装置。

背景技术

在一计算机系统的开机过程中,微处理器通常必须从一非挥发性存储器(Non-volatile memory)中撷取一段开机程序代码(boot codes)并予以执行,借此进行包含执行系统自我测试工作以及读取系统基本设定数据等在内的开机动作,而此段开机程序代码一般被称为基本输入输出系统(Basic Input Output System,简称BIOS),而储存有基本输入输出系统程序代码的非挥发性存储器(目前大多以闪存完成)则被称为基本输入输出系统芯片。

图1所示为包括一微处理器10、一北桥芯片11、一南桥芯片12、多个存储器及一基本输入输出系统芯片的已知结构示意图,从中可以很清楚地看出,基本输入输出系统芯片13被连接至该南桥芯片12,因此微处理器10必须通过北桥芯片11与南桥芯片12,方能撷取到基本输入输出系统芯片13中所存放的开机程序代码。除了基本输入输出系统芯片13的存储器外,计算机系统还包括多个电连接于北桥芯片11的其它存储器14。这些存储器14一般为动态随机存取存储器(dynamic random access memory;以下简称DRAM)模块。然而,一种SyncFlash闪存可与DRAM使用相同的总线,并以同一个DRAM存储控制器来执行。因此,现在也可使一SyncFlash闪存来作为该多个存储器14之一。在此情形下,使用一SyncFlash双面针脚定义存储器模块(SyncFlash Dual In-line Memory Module,简称SyncFlash DIMM)作为储存开机程序代码的基本输入输出系统芯片13,并插置到存储器14所用的插槽上是可行的。借由此方式,微处理器10可以很快地通过北桥芯片11撷取到开机程序代码。但是,由于上述SyncFlash双面针脚定义存储器模块与一般DRAM的双面针脚定义存储器模块具有相同规格且同样插置于与北桥芯片11相连接的存储器插槽上,因此北桥芯片11所看到的SyncFlash存储器模块与DRAM存储器模块,两者皆为相同的双面针脚定义存储器模块,因而无法在执行开机动作时直接辨识出何者为载有开机程序代码的SyncFlash存储器模块,需提出一种可快速辨识该SyncFlash存储器模块的实用的解决方法。

发明内容

本实用新型要解决的技术问题为提供一种能快速读取计算机开机程序的装置,借由该装置,核心逻辑装置可快速辨识储存有该计算机系统所需开机程序代码的存储器模块,微处理器可借此很快地撷取到开杌程序代码并完成开机过程。为解决上述技术问题,本实用新型提供一种能快速读取计算机开机程序的装置,应用于一计算机系统中,包括一具有电连接至多个存储器模块的多个信号接脚的核心逻辑装置、一储存有该计算机系统开机程序代码的特定存储器模块及一与该核心逻辑装置电连接的微处理器,其特征在于:该特定存储器模块包含一计算机系统识别该特定存储器模块的辨识电路,该辨识电路与该核心逻辑装置的多个信号接脚中的一特定信号接脚电性连接,其能输出一辨识信号,用以提供给该计算机系统读取,进而使该计算机系统能判断出该开机程序代码储存之处。

较佳者,上述装置中的该多个信号接脚均为一点对点信号接脚,而该点对点信号接脚为一芯片选择接脚(Chip Select pin)或一时钟脉冲致能接脚(Clock Enable pin)。

较佳者,上述装置中的该核心逻辑装置为一芯片组的一北桥芯片,该特定存储器模块为一非挥发性存储器模块,而其它存储器模块则为一随机存取存储器模块。

较佳者,上述装置中的该非挥发性存储器模块为一SyncFlash存储器模块,而该随机存取存储器模块为一动态随机存取存储器模块。

较佳者,上述装置中的该SyncFlash存储器模块为一SyncFlash双面针脚定义存储器模块,而该动态随机存取存储器模块为一动态随机存取双面针脚定义存储器模块。

较佳者,上述装置中的该辨识电路为一下拉电阻,而输出一低电位的数字辨识信号,而该核心逻辑装置除该特定信号接脚外,电连接至其它存储器模块的信号接脚均电连接至一上拉电阻,而输出一高电位的数字辨识信号。

较佳者,上述装置中的该辨识电路为一上拉电阻,而输出一高电位的数字辨识信号,而该核心逻辑装置除该特定信号接脚外,电连接至其它存储器模块的信号接脚均电连接至一下拉电阻,而输出一低电位的数字辨识信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于黑龙江工程学院,未经黑龙江工程学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120554053.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top