[发明专利]数据存储装置以及相关的操作方法有效

专利信息
申请号: 201110448530.9 申请日: 2011-12-22
公开(公告)号: CN102681944A 公开(公告)日: 2012-09-19
发明(设计)人: 白承勋;千源汶 申请(专利权)人: 三星电子株式会社
主分类号: G06F12/02 分类号: G06F12/02;G06F11/10
代理公司: 北京铭硕知识产权代理有限公司 11286 代理人: 韩明星;王彬
地址: 韩国京畿*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 存储 装置 以及 相关 操作方法
【说明书】:

本申请要求于2010年12月22日提交到韩国知识产权局的第10-2010-0132643号韩国专利申请的优先权,该申请的公开通过引用全部包含于此。

技术领域

本发明构思的实施例总体涉及电子数据存储技术。更具体地讲,本发明构思的实施例涉及一种数据存储装置以及相关的操作方法。

背景技术

大多数计算机系统包括用于存储由当前应用使用的数据的主存储器和用于大数据存储的长期存储器。主存储器通常包括易失性存储器(例如,动态随机存取存储器(DRAM)或静态随机存取存储器(SRAM),长期存储器通常包括硬盘驱动器(HDD)或固态驱动器(SSD)。

HDD具有几种公知的限制,例如,相对慢的访问时间和趋向于经历机械故障。因此,存在使用SSD来替代许多系统中的HDD的总体趋势。SSD通常包括多个非易失性存储芯片,例如,闪存芯片或电阻存储器芯片。SSD提供超过HDD的许多优点,所述优点包括相对低的功耗以及经得起物理冲击的能力。

通过增加性能需求来伴随着SSD的继续采用。因此,研究者正继续寻求提高SSD的速度和数据存储容量的途径。

发明内容

根据本发明构思的一个实施例,提供一种用于在数据存储装置中执行写入操作的方法,该数据存储装置包括存储介质、处理单元和缓冲存储器,缓冲存储器在处理单元的控制下存储将被发送到存储介质的数据。所述方法包括:将缓冲存储器中的数据聚集为包括多个数据条的条组;将至少一个条组中的数据条发送到存储介质;在不需要另外访问缓冲存储器的情况下基于发送的至少一个条组中的数据条来计算奇偶校验条;将奇偶校验条发送到存储介质。

根据本发明构思的另一实施例,提供一种数据存储装置。该数据存储装置包括:存储介质;缓冲存储器;处理单元;控制逻辑,被构造为在处理单元的控制下控制存储介质的访问操作;奇偶校验产生器,被构造为在处理单元的控制下并且在不需要另外访问缓冲存储器的情况下,基于从缓冲存储器发送到存储介质的至少一个条组的数据条,来产生奇偶校验条。

根据本发明构思的另一实施例,提供一种用于在存储装置中执行写入操作的方法,该存储装置包括闪存、处理单元、闪存转换层和缓冲存储器,缓冲存储器在处理单元的控制下存储将被发送到闪存的数据。所述方法包括:将数据存储在缓冲存储器中;通过在闪存转换层中执行地址映射,将存储在缓冲存储器中的数据聚集为包括多个数据条的条组;将条组中的数据条发送到闪存;对发送到闪存的数据条执行XOR运算,以产生奇偶校验条;将奇偶校验条发送到闪存。

本发明构思的这些和其他实施例通过从已经从缓冲存储器发送到存储介质的数据条来产生奇偶校验条,可降低缓冲存储器的数据通信量。

附图说明

附图示出本发明构思的选择的实施例。在附图中,相同的标号表示相同的特征。

图1是根据本发明构思的实施例的包括数据存储装置的系统的框图。

图2是根据本发明构思的实施例的在图1中示出的SSD控制器的框图。

图3是根据本发明构思的实施例的在图2中示出的存储介质的框图。

图4是根据本发明构思的实施例的用于描述数据存储装置的全带(full stripe)写入方法的示图。

图5是根据本发明构思的实施例的用于描述数据存储装置的全带写入方法的数据流的框图。

图6是根据本发明构思的实施例的在图2中示出的闪存控制器的框图。

图7是根据本发明构思的实施例的用于描述数据存储装置的命令的示图。

图8是根据本发明构思的实施例的用于描述与数据存储装置的XWRITE命令相应的闪存控制器的操作的示图。

图9是根据本发明构思的实施例的用于描述与数据存储装置的PBWRITE命令相应的闪存控制器的操作的示图。

图10是根据本发明构思的实施例的用于描述与数据存储装置的XLOAD命令相应的闪存控制器的操作的示图。

图11是根据本发明构思的实施例的用于描述与数据存储装置的XREAD命令相应的闪存控制器的操作的示图。

图12是根据本发明构思的实施例的用于描述与数据存储装置的PBREAD命令相应的闪存控制器的操作的示图。

图13是根据本发明构思的实施例的用于描述与数据存储装置的XCOPYBACK命令相应的闪存控制器的操作的示图。

图14是根据本发明构思的实施例的用于描述数据存储装置的全带写入方法的统一建模语言(UML)时序图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110448530.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top