[发明专利]半导体器件及其制造方法有效

专利信息
申请号: 201110021062.7 申请日: 2011-01-18
公开(公告)号: CN102593174A 公开(公告)日: 2012-07-18
发明(设计)人: 罗军;赵超 申请(专利权)人: 中国科学院微电子研究所
主分类号: H01L29/78 分类号: H01L29/78;H01L29/47;H01L21/336;H01L21/28;H01L21/265
代理公司: 北京蓝智辉煌知识产权代理事务所(普通合伙) 11345 代理人: 陈红
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体器件 及其 制造 方法
【权利要求书】:

1.一种半导体器件,包括含硅的衬底、位于所述衬底中的沟道区、位于所述沟道区两侧的源漏区、位于所述沟道区上的栅极结构以及位于所述栅极结构两侧的隔离侧墙,所述源漏区由镍基金属硅化物构成,其特征在于:

所述镍基金属硅化物中具有能抑制镍金属扩散的掺杂离子。

2.如权利要求1所述的半导体器件,其中,所述镍基金属硅化物与所述沟道区的界面处还具有所述掺杂离子的聚集区,所述聚集区位于隔离侧墙下方且未进入所述沟道区。

3.如权利要求1所述的半导体器件,其中,所述掺杂离子为碳、氮、氧、氟、硫的任一种及其组合。

4.如权利要求1所述的半导体器件,其中,所述掺杂离子的剂量为1×1013cm-2至8×1015cm-2

5.如权利要求1所述的半导体器件,其中,所述衬底为体硅或绝缘体上硅(SOI)。

6.如权利要求1所述的半导体器件,其中,所述镍基金属硅化物为NiSi、NiPtSi、NiCoSi或NiPtCoSi。

7.一种半导体器件的制造方法,包括:

在含硅的衬底上形成栅极结构;

在所述栅极结构两侧形成隔离侧墙;

将能抑制镍金属扩散的掺杂离子倾斜注入至所述隔离侧墙下方的衬底中;

在所述衬底、所述栅极结构上沉积镍基金属层;

快速热退火,以使所述隔离侧墙两侧的所述镍基金属层与所述衬底反应形成镍基金属硅化物,所述镍基金属硅化物作为源漏区,所述栅极结构下方的衬底成为沟道区且介于所述源漏区之间,同时,所述掺杂离子分布在所述源漏区中;

剥除未反应的所述镍基金属层。

8.如权利要求7所述的半导体器件的制造方法,其中,在快速热退火时,在所述镍基金属硅化物/所述沟道区的界面处还形成掺杂离子的聚集区,所述掺杂离子的聚集区位于所述隔离侧墙下方且未进入所述沟道区。

9.如权利要求7所述的半导体器件的制造方法,其中,所述掺杂离子为碳、氮、氧、氟、硫的任一种及其组合。

10.如权利要求7所述的半导体器件的制造方法,其中,所述掺杂离子的剂量为1×1013cm-2至8×1015cm-2

11.如权利要求7所述的半导体器件的制造方法,其中,所述衬底为体硅或绝缘体上硅(SOI)。

12.如权利要求7所述的半导体器件的制造方法,其中,所述掺杂离子倾斜注入为室温注入或低温注入。

13.如权利要求12所述的半导体器件的制造方法,其中,所述低温注入是在0℃至-250℃下进行的。

14.如权利要求7所述的半导体器件的制造方法,其中,所述掺杂离子的倾斜注入在所述隔离侧墙下方的衬底中形成口袋状或光晕状的掺杂离子分布区。

15.如权利要求14所述的半导体器件的制造方法,其中,所述具有掺杂离子的硅在快速热退火阶段被完全消耗。

16.如权利要求7所述的半导体器件的制造方法,其中,所述镍基金属硅化物为NiSi、NiPtSi、NiCoSi或NiPtCoSi。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110021062.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top