[发明专利]具有负电压写入辅助电路的存储器及其方法有效
| 申请号: | 201080005845.X | 申请日: | 2010-01-13 |
| 公开(公告)号: | CN102301424A | 公开(公告)日: | 2011-12-28 |
| 发明(设计)人: | P·U·肯卡莱;T·L·库珀 | 申请(专利权)人: | 飞思卡尔半导体公司 |
| 主分类号: | G11C11/416 | 分类号: | G11C11/416;G11C11/413;G11C5/14;G11C7/00 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 秦晨 |
| 地址: | 美国得*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 具有 电压 写入 辅助 电路 存储器 及其 方法 | ||
1.一种将数据写入存储器中的方法,其中所述存储器包括具有位线对的列的子阵列,所述方法包括以下步骤:
选择用于写入的第一列;
通过将逻辑高电位施加于所述第一列的第一位线并且将低于所述逻辑高电位的第一电位施加于所述第一列的第二位线来启动所述写入;
提供低于所述第一电位的第二电位;以及
去除所述第一电位并且将所述第二电位施加于所述第二位线。
2.根据权利要求1所述的方法,其中启动所述写入的步骤的特征还在于所述子阵列由不小于在所述逻辑高电位与所述第一电位之间的差的电压差来供电。
3.根据权利要求2所述的方法,其中启动所述写入的步骤的特征还在于所述第一电位是地电位。
4.根据权利要求3所述的方法,还包括步骤:
使所述第一和第二位线返回至公共电压。
5.根据权利要求4所述的方法,还包括步骤:
在所述去除步骤之前启用与所述第一列相交的字线;以及
在所述返回步骤之前禁用所述字线。
6.根据权利要求1所述的方法,还包括步骤:
选择用于写入的第二列;
将所述逻辑高电位施加于所述第二列的第一位线并且将所述第一电位施加于所述第二列的第二位线;以及
在不使所述第二位线降低至所述第一电位之下的情况下使所述第二列的所述第一和第二位线返回至所述公共电压。
7.根据权利要求6所述的方法,还包括步骤:
针对用于写入的弱位测试所述第一和第二列;
识别在所述第一列中的用于写入的弱位;以及
找出在所述第二列中的用于写入的非弱位。
8.根据权利要求7所述的方法,其中下列步骤同时发生:
通过将逻辑高电位施加于所述第一列的第一位线并且将第一电位施加于所述第一列的第二位线来启动所述写入;以及
将所述逻辑高电位施加于所述第二列的第一位线并且将所述第一电位施加于所述第二列的第二位线。
9.根据权利要求7所述的方法,其中通过将逻辑高电位施加于所述第一列的第一位线并且将第一电位施加于所述第一列的第二位线来启动所述写入的步骤在将所述逻辑高电位施加于所述第二列的第一位线并且将所述第一电位施加于所述第二列的第二位线的步骤之前发生。
10.根据权利要求1所述的方法,其中去除所述第一电位并且将第二电位施加于所述第二位线的步骤的特征还在于所述第二电位在其施加于所述第二位线期间变化至少10毫伏。
11.一种存储器,包括:
具有列的子阵列,其中每个列具有位线对;
第一写驱动器,用于将逻辑高电位保持于第一选择位线对的第一选择位线以及通过将负电源节点耦接于所述第一选择位线对的第二选择位线来将逻辑低电位提供于所述第二选择位线;
电荷泵,用于提供处于负电压的输出;
第一复用器,具有与所述电荷泵的所述输出耦接的第一输入、与低电源端子耦接的用于接收大于所述负电压的低电压的第二输入、以及与所述负电源节点耦接的输出。
12.根据权利要求11所述的存储器,其中所述低电压是地电位,并且其中所述存储器还包括耦接于处于预定电位的节点与所述电荷泵的所述输出之间的电容器。
13.根据权利要求12所述的存储器,其中所述第一写驱动器根据由所述第一写驱动器所接收的数据输入信号的逻辑状态来将所述逻辑高电位提供于所述第一选择位线。
14.根据权利要求13所述的存储器,还包括与所述第一复用器耦接的控制器,所述控制器指挥所述第一复用器在写入周期的起始部分期间将所述低电源端子耦接至所述第一写驱动器,以及指挥所述第一复用器在所述写入周期的所述起始部分之后将所述电荷泵的所述输出耦接至所述第一写驱动器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201080005845.X/1.html,转载请声明来源钻瓜专利网。





