[发明专利]矩阵构造方法及设备、编解码方法及设备有效
| 申请号: | 201010598912.5 | 申请日: | 2010-12-21 |
| 公开(公告)号: | CN102571103A | 公开(公告)日: | 2012-07-11 |
| 发明(设计)人: | 金光淳;边日茂;金莹;魏岳军 | 申请(专利权)人: | 华为技术有限公司 |
| 主分类号: | H03M13/11 | 分类号: | H03M13/11 |
| 代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 彭愿洁;李文红 |
| 地址: | 518129 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 矩阵 构造 方法 设备 解码 | ||
技术领域
本发明涉及编码技术领域,特别涉及一种矩阵构造方法及设备、编解码方法及设备。
背景技术
低密度奇偶校验(LDPC,Low Density Parity Check)码具有优异的纠错性能、高译码吞吐率、译码简单等特征,所以成为目前信道编解码领域的研究热点,而LDPC码与混合自动重传请求(HARQ,HybridAutomatic RepeatreQuest)技术的结合是当前该领域的研究重点。
在移动通信系统中,HARQ几乎是必备的一种技术,这就要求所构造的LDPC码不仅要有优异的纠错性能,还要具有良好的码率兼容特性。
现有的可变码率的LDPC码可以分为带预打孔节点的LDPC码和不带预打孔节点的LDPC码。
其中,带预打孔节点的LDPC码可以包括累积重复累积码(ARA,Accumulate Repeat Accumulate),重复累积锯状累积码(ARJA,AccumulateRepeat Jagged Accumulate),重复累积校验累积码(ARCA,Accumulate RepeatCheck Accumulate)等。
在带预打孔节点的LDPC码的LDPC码校验矩阵中,每一行表示一个校验方程,LDPC码校验矩阵H包括子矩阵A、子矩阵B、子矩阵T、子矩阵C、子矩阵D和子矩阵E,具体为:
其中,子矩阵E为全0矩阵。利用上述LDPC码校验矩阵编解码的过程包括:编码端按照该LDPC码校验矩阵对待发送的信息序列进行编码,得到第一校验序列(即预打孔节点所对应的校验序列)和第二校验序列(即除信息节点、预打孔节点以外的变量节点所对应的校验序列),对所得到的校验序列进行打孔,得到码字,码字包括信息序列和打孔剩下的比特,然后向解码端发送该码字,解码端接收到包括校验比特的信息和信息比特的信息,由于受传输信道环境的影响,解码端接收到的校验比特的信息和信息比特的信息与编码端发送的码字不相同,解码端根据接收到的校验比特的信息和信息比特的信息,以及LDPC矩阵中的矩阵D和矩阵C,恢复出被打掉的第一校验序列中的校验比特信息,利用恢复出的校验比特信息、接收的校验比特的信息和信息比特的信息,以及LDPC矩阵中的矩阵A和矩阵B和矩阵T,对信息比特信息进行译码,得到编码端发出的信息序列。
现有技术具有如下缺点:
现有技术中,LDPC码校验矩阵是LDPC码原型图邻接矩阵中的各子矩阵通过准循环扩展得到的,由于对LDPC码原型图邻接矩阵中的子矩阵d进行了准循环扩展得到子矩阵D,所以在根据接收的信息比特的信息和校验比特的信息,以及LDPC矩阵中的矩阵D和矩阵C,能利用一个校验方程使用一步译码迭代恢复出的被打掉的校验比特数目很少,而大部分被打掉的校验比特都需要采用多步译码迭代进行恢复,因此影响了译码性能。
发明内容
本发明实施例提供一种矩阵构造方法及设备、编解码方法及设备、其构造的矩阵具有较好的码率兼容性。
由此可见,本发明实施例提供:
一种编码方法,包括:
根据扩展的原型图矩阵对信息序列进行编码,得到校验序列;
对所述校验序列进行打孔;
根据所述信息序列和对校验序列打孔后剩下的比特,生成码字比特序列;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010598912.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种透明质酸胶原复合型烧伤生物膜的制备方法
- 下一篇:真空断路器的储能装置
- 同类专利
- 专利分类





