[发明专利]一种USB设备及其检测方法有效

专利信息
申请号: 201010557614.1 申请日: 2010-11-24
公开(公告)号: CN102479133A 公开(公告)日: 2012-05-30
发明(设计)人: 余静;黄少彬;杜夔 申请(专利权)人: 炬力集成电路设计有限公司
主分类号: G06F11/267 分类号: G06F11/267
代理公司: 北京同达信恒知识产权代理有限公司 11291 代理人: 李娟
地址: 519085 广东省珠海*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 usb 设备 及其 检测 方法
【说明书】:

技术领域

发明涉及通信设备领域,尤其是涉及一种USB设备及其检测方法。

背景技术

符合USB2.0规范的USB设备(Universal Serial Bus,通用串行总线)一般是DRD(Dual Role Device,双角色设备)设备,既可以作为主设备,也可以作为从设备。如图1所示,为符合USB2.0规范的USB设备的结构示意图,USB设备的连接管脚包括:VBUS管脚、ID管脚、GND管脚、D+/D-管脚,USB设备的内部结构包括:数据收发电路,其输出通过D+、D-数据线连接到D+/D-管脚,VBUS驱动控制模块,通过VBUS数据线连接到VBUS管脚,D+数据线通过下拉电阻R4以及开关S4接地,D-数据线通过下拉电阻R5、开关S5接地,如果该USB设备是高速或全速设备,则D+数据线通过上拉电阻R1以及开关S1连接到VCC,如果该USB设备是低速设备,则D-数据线通过上拉电阻R1以及开关S1连接到VCC。

现有的USB DRD设备识别本USB设备在某一个确定的时间点是作为主设备还是从设备的判断依据是:USB设备的连接管脚中的ID管脚的电平,如果ID管脚的电平为高电平,则该USB设备为USB从设备,如果ID管脚为低电平,则该USB设备为主设备。但该检测方法的缺陷是:USB设备中必须有ID管脚,占用了USB设备的芯片的一个管脚资源。

发明内容

本发明提供一种USB设备及其检测方法,不需要通过ID管脚即可检测USB设备是主设备还是从设备,节省了USB设备的管脚资源。

一种USB设备,包括:数据收发电路,其输出端分别连接D+、D-数据线,VBUS驱动控制模块,还包括:

第一上拉电阻、第二上拉电阻、第三上拉电阻和第一开关、第二开关、第三开关,所述第一上拉电阻和第一开关组成的串联支路,一端连接VCC,一端连接D+数据线或D-数据线,所述第二上拉电阻和第二开关组成的串联支路,一端连接VCC,一端连接D+数据线,所述第三上拉电阻和第三开关组成的串联支路,一端连接VCC,一端连接D-数据线;

第四下拉电阻、第五下拉电阻和第四开关、第五开关,所述第四下拉电阻和第四开关组成的串联支路一端接地,一端连接D+数据线,所述第五下拉电阻和第五开关组成的串联支路一端接地,一端连接D-数据线。

一种USB设备的检测方法,包括:

控制USB设备的D+数据线或者D-数据线上的第一上拉电阻断开,D+数据线上的第四下拉电阻断开,D-数据线上的第五下拉电阻断开,并使能D+数据线上的第二上拉电阻及D-数据线上的第三上拉电阻,其中,当D+数据线上的第一上拉电阻和第四下拉电阻同时导通时,或者D-数据线上的第一上拉电阻和第五下拉电阻同时导通时,第一上拉电阻上分担的电压值在逻辑上的低电平范围内,当D+数据线上的第二上拉电阻和第四下拉电阻同时导通时,或者D-数据线上的第三上拉电阻和第五下拉电阻同时导通时,第四下拉电阻或者第五下拉电阻上分担的电压值在逻辑上的低电平范围内;

控制VBUS驱动控制模块的输出电压VBUS为0;

检测USB设备的D+及D-数据线的电平状态,当确定D+=0以及D-=0时,确定USB设备为从设备。

一种USB设备的检测方法,包括:

控制USB设备的D+数据线或者D-数据线上的第一上拉电阻断开,并使能USB设备的D+数据线上的第二上拉电阻以及第四下拉电阻,D-数据线上的第三上拉电阻以及第五下拉电阻,其中,当D+数据线上的第一上拉电阻和第四下拉电阻同时导通时,或者D-数据线上的第一上拉电阻和第五下拉电阻同时导通时,第一上拉电阻上分担的电压值在逻辑上的低电平范围内,当D+数据线上的第二上拉电阻和第四下拉电阻同时导通时,或者D-数据线上的第三上拉电阻和第五下拉电阻同时导通时,第四下拉电阻或者第五下拉电阻上分担的电压值在逻辑上的低电平范围内;

控制USB驱动控制模块输出的电压有效;

检测USB设备的D+数据线及D-数据线的电平状态,当确定D+=0、D-=1或者D+=1、D-=0时,确定该USB设备为主设备。

本发明实施例提供的USB设备,通过在D+数据线上增加上拉电阻R2以及开关S2,在D-数据线上增加上拉电阻R3以及开关S3,并通过控制上拉电阻R1、R2、R3以及下拉电阻R4、R5的状态,以及控制VBUS驱动控制模块的输出电压有效与否,从而不需要通过ID管脚即可检测USB设备是主设备还是从设备,节省了USB设备的管脚资源。

附图说明

图1为现有技术的USB设备的结构示意图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于炬力集成电路设计有限公司,未经炬力集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010557614.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top