[发明专利]一种数字式快速自动增益预调节的装置有效
| 申请号: | 201010176058.3 | 申请日: | 2010-05-19 |
| 公开(公告)号: | CN101826849A | 公开(公告)日: | 2010-09-08 |
| 发明(设计)人: | 杨东营;张文东;张志 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
| 主分类号: | H03G3/20 | 分类号: | H03G3/20 |
| 代理公司: | 北京捷诚信通专利事务所 11221 | 代理人: | 董琪 |
| 地址: | 266555 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 数字式 快速 自动 增益 调节 装置 | ||
1.一种数字式快速自动增益预调节的装置,其特征在于:包括 一个耦合器、一个检波器、一个模数转换器、一个数模转换器、一个 可变增益放大器、一个高精度模数转换器、一个FPGA规则处理器和 一个数字信号处理器,其中:
起分路作用的耦合器的输入端接收经过电磁信号分析仪前端处 理过的中频信号,
耦合器输出一路中频信号进入检波器,耦合器输出另一路中频信 号进入可变增益放大器,
检波器对中频信号检波并输出检波电压,该检波电压为直流电 压,检波电压随着输入到检波器的中频信号的功率线性变化,
检波器输出的检波电压送入一个10位的模数转换器对该检波电 压进行模数转换,将中频信号的功率值转变成数字量,
接收检波器输出的模数转换器将数字量的中频信号的功率值送 到FPGA规则处理器,数字量的中频信号的功率值经过FPGA规则处理 器内部的程序规则处理后,按照当前的中频信号功率计算得出一个使 中频信号功率处在高精度模数转换器最佳转换范围内的可变增益放 大器的控制量,
控制量的具体计算过程为:按照当前的信号功率和高精度模数转 换器的最佳转换范围得出所需可变增益放大器的增益,再根据此增益 和可变增益放大器的特性,计算得出其控制电压,根据此电压和数模 转换器的特性,计算得出一个使信号功率处在高精度模数转换器最佳 转换范围内的可变增益放大器的控制量,
FPGA规则处理器的一路输出信号将得到的可变增益放大器的控 制量输出到数模转换器,
数模转换器将可变增益放大器的控制量转换为模拟电压,通过该 电压控制可变增益放大器的增益值,从而调节信号通路的中频增益, 使中频信号功率处在高精度模数转换器的最佳转换范围内,
由耦合器输出并进入到可变增益放大器的中频信号,经过可变增 益放大器增益调节,使其功率处在高精度模数转换器的最佳转换范围 内,然后输入到高精度模数转换器进行模数转换,
FPGA规则处理器接收高精度模数转换器的输出,同时FPGA规则 处理器将此次自动增益控制等级数据输出给数字信号处理器,即完成 了一次中频自动增益的调整。
2.如权利要求1所述的数字式快速自动增益预调节的装置,其 特征在于:所述耦合器为采用电阻电容搭建的交流耦合器,
所述检波器型号为AD8307,
所述接收检波器输出的模数转换器型号为MAX1242,
所述FPGA规则处理器型号为EP3SE80C1152C4,
所述数模转换器型号为AD7243,
所述可变增益放大器型号为AD8367,
所述高精度模数转换器型号为AD9445BSVZ-125,
所述数字信号处理器型号为ADSP-TS201。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010176058.3/1.html,转载请声明来源钻瓜专利网。





