[发明专利]电压生成电路有效
| 申请号: | 201010111216.7 | 申请日: | 2010-02-10 |
| 公开(公告)号: | CN102148567A | 公开(公告)日: | 2011-08-10 |
| 发明(设计)人: | 杨光军 | 申请(专利权)人: | 上海宏力半导体制造有限公司 |
| 主分类号: | H02M3/156 | 分类号: | H02M3/156 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 李丽 |
| 地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电压 生成 电路 | ||
技术领域
本发明涉及一种电压生成电路。
背景技术
芯片内部往往需要多个精准的电压,用作不同模块的控制信号或者参考电压信号,如闪存(flash memory)中的编程电压、擦除电压等。现有技术中的电压生成电路一般使用基准电压源产生参考电压,再使用电压调节器(regulator)对该参考电压进行调节,根据不同模块的需求产生相应电压值的输出电压。
图1示出了现有技术的一种电压生成电路示意图,使用电压调节器对基准电压源产生的参考电压Vref进行调节,产生输出电压Vout,所述电压调节器包括:运算放大器101,驱动单元102和反馈单元103。所述运算放大器101用作比较器,其两个输入端分别连接参考电压Vref和反馈单元103产生的反馈电压Vfb,其输出端连接所述驱动单元102;所述驱动单元102产生输出电压Vout并输入至所述反馈单元103产生所述反馈电压Vfb。所述电压调节器的输出电压Vout输入至负载单元104,所述负载单元104可以包括电容型负载1041和/或电流型负载1042,如闪存器件的读控制信号端口。
图2为图1所示的电压生成电路的具体电路结构,其中驱动单元102具体包括PMOS晶体管M1,反馈单元103具体包括由电阻R1和电阻R2构成的电阻网络。其中,运算放大器101用作比较器,反馈单元103产生的分压电压作为反馈电压Vfb,通过反馈电压Vfb与参考电压Vref的比较结果来控制PMOS晶体管M1的导通情况,经过多次反馈后,使得反馈电压Vfb与参考电压Vref的电压值趋于相等,从而得到稳定的输出电压。在实际应用中,可以通过调整参考电压Vref的电压值和反馈单元103中的电阻网络的电阻值使得输出电压Vout为预定电压值。
关于电压生成电路及电压调节器,更多详细说明还可以参考已经公开的申请号为200710197115.4的中国专利申请。
通常,图1和图2中的负载单元104并不是一直保持工作状态的,而是在一使能信号有效后才开始工作,从而可以等效成电流型或者电容型负载,而在使能信号无效的情况下,等效为开路状态。图3示出了使能信号和所述电压调节器产生的输出电压的示意图,结合图3和图2,在使能信号EN有效后,负载单元104开始工作,使得整个电压调节器的负载改变。由于通过PMOS晶体管M1的瞬态电流是固定的,而电容型负载1041和电流型负载1042都会产生分流效果,导致通过电阻R1和R2的电流变小,使得整个电压调节器的输出电压Vout的电压值降低,同时反馈单元103产生的反馈电压Vfb也降低,经过反馈之后,输出电压Vout逐渐恢复至预定电压值。但是,由于电压调节器为反馈式的工作过程,输出电压Vout从开始降低到恢复至预定电压值往往要经过一定的反馈延迟,因此,负载单元104开始工作后,输出电压Vout的电压曲线出现向下的幅值抖动,影响负载单元104的正常工作。
发明内容
本发明解决的问题是提供一种电压生成电路,减小其输出电压在负载单元开始工作时的幅值抖动。
为解决上述问题,本发明提供了一种电压生成电路,用于向负载单元提供电压,所述负载单元包括电压输入端,所述电压生成电路包括:
电压调节器,对参考电压进行调节,产生输出电压;
电压补偿单元,在所述负载单元开始工作时产生持续时间为预设时间的补偿电压,
所述输出电压和补偿电压输入至所述电压输入端。
可选的,所述电压补偿单元包括:
触发生成单元,在所述负载单元开始工作时产生持续时间为预设时间的触发信号;
电压驱动单元,由所述触发信号控制,产生所述补偿电压。
可选的,所述负载单元由使能信号控制,在所述使能信号有效时工作,在所述使能信号无效时停止工作。
可选的,所述触发信号为脉冲信号,其脉冲宽度等于所述预设时间。
可选的,所述使能信号为高电平有效,所述触发生成单元包括:
延时反相单元,输入所述使能信号,进行延时和反相后产生中间使能信号;
与非门,输入所述使能信号和中间使能信号,进行与非运算后,产生所述脉冲信号。
可选的,所述电压驱动单元包括PMOS晶体管,所述PMOS晶体管的栅极输入所述脉冲信号,源极输入预定电压,漏极连接所述负载单元的电压输入端。
可选的,所述使能信号为低电平有效,所述触发生成单元包括:
延时反相单元,输入所述使能信号,进行延时和反相后产生中间使能信号;
或非门,输入所述使能信号和中间使能信号,进行或非运算后,产生所述脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宏力半导体制造有限公司,未经上海宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010111216.7/2.html,转载请声明来源钻瓜专利网。





