[发明专利]解码电路及其解码方法有效
| 申请号: | 200910261132.9 | 申请日: | 2009-12-28 |
| 公开(公告)号: | CN102111928A | 公开(公告)日: | 2011-06-29 |
| 发明(设计)人: | 郭俊廷;林俊甫;谢政翰 | 申请(专利权)人: | 明阳半导体股份有限公司 |
| 主分类号: | H05B37/00 | 分类号: | H05B37/00 |
| 代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
| 地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 解码 电路 及其 方法 | ||
1.一种解码电路,适用于解码一输入信号,所述输入信号对应于DMX512的信号格式,所述输入信号包括至少一中断,所述中断的长度为一预设时间,所述解码电路包括:
一解码单元;以及
一侦测单元,连接于所述解码单元,用以侦测所述输入信号是否维持在一特定准位且超过所述预设时间;
其中,当所述输入信号维持在所述特定准位且超过所述预设时间时,所述侦测单元根据所述特定准位的准位决定输出所述输入信号或反相的所述输入信号至所述解码单元以进行解码。
2.根据权利要求1所述的解码电路,其中当所述特定准位为一逻辑高电位时,所述侦测单元输出所接收的所述输入信号至所述解码单元;当所述特定准位为一逻辑低电位时,所述侦测单元输出反相的所述输入信号至所述解码单元。
3.根据权利要求1所述的解码电路,其中所述侦测单元包括:
一多工器,具有一第一输入端、一第二输入端与一选择端,所述第一输入端接收所述输入信号;
一反相器,连接于所述第二输入端与所述输入信号之间,用以反相所述输入信号并输出反相的所述输入信号至所述第二输入端;以及
一准位侦测单元,连接所述多工器的所述选择端与所述输入信号,用以侦测所述输入信号是否维持在所述特定准位且超过所述预设时间,并根据所述特定准位的准位控制所述多工器,使所述多工器输出所述输入信号或反相的所述输入信号。
4.根据权利要求3所述的解码电路,其中当所述特定准位为一逻辑高电位时,所述多工器输出所接收的所述输入信号至所述解码单元;当所述特定准位为一逻辑低电位时,所述多工器输出反相的所述输入信号至所述解码单元。
5.根据权利要求3所述的解码电路,其中所述解码单元为一DMX512解码器。
6.根据权利要求1所述的解码电路,其中所述输入信号包括至少一中断,所述中断的时间长度等于所述预设时间,所述侦测单元侦测位于所述中断前的一标记是否超过所述预设时间。
7.一种解码方法,适用一解码电路以解码一输入信号,所述输入信号对应于DMX512的信号格式,所述输入信号包括至少一中断,所述中断的长度为一预设时间,所述解码方法包括:
接收所述输入信号;以及
侦测所述输入信号是否维持在一特定准位且超过所述预设时间;
其中,当所述输入信号维持在所述特定准位且超过所述预设时间时,根据所述特定准位的准位输出所述输入信号或反相的所述输入信号至所述解码电路中的一解码单元以进行解码。
8.根据权利要求7所述的解码方法,其中当所述特定准位为一逻辑高电位时,输出所接收的所述输入信号至所述解码单元;当所述特定准位为一逻辑低电位时,输出反相的所述输入信号至所述解码单元。
9.根据权利要求7所述的解码方法,其中所述解码单元为一DMX512解码器。
10.根据权利要求7所述的解码方法,其中在侦测所述输入信号是否维持在所述特定准位且超过所述预设时间的步骤还包括:
侦测位于所述中断前的一标记是否超过所述预设时间。
11.根据权利要求7所述的解码方法,其中所述解码电路整合于一发光二极管驱动芯片中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于明阳半导体股份有限公司,未经明阳半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910261132.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示装置
- 下一篇:一种基于设备管理DM的业务与数据管理的方法和系统





