[发明专利]多相位内插器有效
| 申请号: | 200910133883.2 | 申请日: | 2009-04-08 |
| 公开(公告)号: | CN101557214A | 公开(公告)日: | 2009-10-14 |
| 发明(设计)人: | 谢鸿元 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
| 主分类号: | H03K5/15 | 分类号: | H03K5/15 |
| 代理公司: | 北京市柳沈律师事务所 | 代理人: | 史新宏 |
| 地址: | 中国台湾新*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 多相 内插 | ||
1.一种多相位内插器,包含有:
多个相位内插器,该多个相位内插器接收第一输入频率与第二输入频率, 以产生多个具有相等间隔的输出频率,其中,该第一输入频率超前该第二输 入频率;且该多个相位内插器中的第一相位内插器用以产生该多个输出频率 中的第一输出频率,该第一相位内插器包含有:
第一电路分支,由第一输入频率来控制,该第一电路分支包含有第一 子分支与第二子分支,该第一子分支包含有串联连接的第一晶体管与第一电 阻;该第二子分支包含有串联连接的第二晶体管与第二电阻,该第一晶体管 与该第二晶体管耦接该第一输入频率;其中该第一晶体管的一端、该第二晶 体管的一端、及该第一相位内插器的输出节点耦接;以及
第二电路分支,由该第二输入频率控制,该第二电路分支包含有第三 子分支与第四子分支,该第三子分支包含有串联连接的第三晶体管与第三电 阻;该第四子分支包含有串联连接的第四晶体管与第四电阻;而该第三晶体 管与该第四晶体管耦接第二输入频率;其中,该第三晶体管的一端、该第四 晶体管的一端、及该第一相位内插器的该输出节点耦接,
其中该多个相位内插器中的一第二相位内插器为延迟元件,用以将该第 一输入频率反相与延迟第一差值而产生该多个输出频率中的第二输出频率, 该多个相位内插器中的第三相位内插器为延迟元件,用以将该第二输入频率 反相与延迟第二差值而产生该多个输出频率中的第三输出频率。
2.根据权利要求1所述的多相位内插器,其中该第一输入频率、该第二 输入频率及该多个输出频率为差动信号。
3.根据权利要求1所述的多相位内插器,其中该第一输入频率、该第二 输入频率及该多个输出频率为单端信号。
4.根据权利要求1所述的多相位内插器,其中该第一晶体管与该第三晶 体管为P型晶体管,而该第二晶体管与该第四晶体管为N型晶体管。
5.根据权利要求1所述的多相位内插器,其中在该第一晶体管导通时, 电流流过该第一电路分支的该第一子分支。
6.根据权利要求5所述的多相位内插器,其中该电流的流动路径为由正 电源供应器流至该第一电阻与该第一晶体管。
7.根据权利要求1所述的多相位内插器,其中该第一晶体管为P型晶体 管,该第二晶体管为N型晶体管,且将该第一输入频率耦接该第一晶体管的 栅极与该第二晶体管的栅极,藉以控制该第一电路分支。
8.根据权利要求1所述的多相位内插器,其中该第三晶体管为P型晶体 管,该第四晶体管为N型晶体管,且将该第二输入频率耦接该第三晶体管与 该第四晶体管的栅极,藉以控制该第二电路分支。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910133883.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于连续切断纤维的方法和装置
- 下一篇:一种燃煤锅炉热碳复合脱硝方法





