[发明专利]用于模数/数模转换器的低抖动时钟缓冲器有效
| 申请号: | 200910047728.9 | 申请日: | 2009-03-18 |
| 公开(公告)号: | CN101841333A | 公开(公告)日: | 2010-09-22 |
| 发明(设计)人: | 任俊彦;程龙;罗磊 | 申请(专利权)人: | 复旦大学 |
| 主分类号: | H03M1/08 | 分类号: | H03M1/08;H03F3/45 |
| 代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 包兆宜 |
| 地址: | 20043*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 数模转换器 抖动 时钟 缓冲器 | ||
1.一种用于模数/数模转换器的低抖动时钟缓冲器,其特征为由三级差分放大器组成,前两级为准无穷负载放大器,所述负载由四个PMOS组成,其中两个PMOS形成交叉耦合对管,另两个PMOS分别接成二极管形式;第三级为双端转单端放大器;其连接关系为:NMOS管M11和M12的栅极分别接输入信号,源极并接在节点1,漏极分别接节点3和4。PMOS管M13的栅极接在节点4,漏极接在节点3,源极接在电源;PMOS管M14的栅极接在节点3,漏极接在节点4,源极接在电源;PMOS管M15的栅极和漏极并接在节点3,源极接在电源;PMOS管M16的栅极和漏极并接在节点4,源极接在电源;NMOS管M17的栅极接节点5,漏极接节点1,源极接地;NMOS管M21和M22的栅极分别接节点3和4,源极并接在节点2,漏极分别接节点6和7;PMOS管M23的栅极接在节点7,漏极接在节点6,源极接在电源;PMOS管M24的栅极接在节点6,漏极接在节点7,源极接在电源;PMOS管M25的栅极和漏极并接在节点6,源极接在电源;PMOS管M26的栅极和漏极并接在节点7,源极接在电源;NMOS管M27的栅极接节点5,漏极接节点2,源极接地;NMOS管M31和M32的栅极分别接节点6和7,源极并接在节点8,漏极分别接节点9和输出;PMOS管M33的栅极和漏极接在节点9,源极接在电源;PMOS管M34的栅极接节点9,漏极接输出,源极接在电源;NMOS管M35的栅极接节点5,漏极接节点8,源极接地。
2.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于所述的输入信号为单端信号。
3.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于所述的输入信号为差分信号。
4.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于所述的时钟缓冲器采用三级结构。
5.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于所述的前两级中MOS管的尺寸相同。
6.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于所述的每一级的MOS管尺寸可按比例系数逐级缩小。
7.根据权利要求1所述的用于模数/数模转换器的低抖动时钟缓冲器,其特征在于采用小信号分析模型分析所述的时钟缓冲器的jitter。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910047728.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:载波聚合系统中的ACK/NACK传输方法及基站
- 下一篇:一种数字锁相环





