[实用新型]工业数据传输可相位小型集成化光模块无效
| 申请号: | 200820179745.9 | 申请日: | 2008-12-09 |
| 公开(公告)号: | CN201314961Y | 公开(公告)日: | 2009-09-23 |
| 发明(设计)人: | 高玉龙 | 申请(专利权)人: | 德铼通讯器件(张家港)有限公司 |
| 主分类号: | G02B6/42 | 分类号: | G02B6/42 |
| 代理公司: | 张家港市高松专利事务所 | 代理人: | 黄春松 |
| 地址: | 215631江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 工业 数据传输 相位 小型 集成化 模块 | ||
技术领域
本实用新型涉及一种用在光纤传输中的一种光模块,尤其涉及一种工业数据传输可相位小型集成化光模块。
背景技术
光纤通讯目前已成为全球网络通信中最重要的方式之一,由于光纤传输数据信号具有低损耗、传输距离远、高速、安全性高、抗电磁干扰性强等的优点,近年来,在工矿企业自动控制、采集数据、现场监控等领域的数据传输过程中,越来越希望用光纤传输数据来替代原来的电缆传输数据。目前,市场上还没有专用于各种工业计算机控制、采集数据以及监控领域的光模块,很多工业企业将用于通信领域的常规光模块拿来使用,而通信领域的常规光模块应用于这些工业领域却往往不能正常使用,因为常规光模块有一些致命的弱点。常规光模块接收到光信号后,经过电路变换输出数据电信号,但这个电信号相对于数据电输入信号的延迟时间随着光传输光纤距离的改变而改变。如果不对接收到的信号的相位进行处理,是不能直接使用的,否则就会引起数据传输误码或完全失败。通信领域有一套完整方案解决此问题:数据信号传到目的地后,将数据中包含的时钟信号提取出来,作为定时信号去触发判断是“1”码还是“0”码。这需要专门复杂的电路,同时要求功能齐全,就造成了设备庞大,价格昂贵。而工业领域和其他领域情形与通信领域有点不同。传输距离从几米到几十公里不等。传输的信号多种多样,有计算机信号、采集信号、视频信号等等。最重要的希望成本低廉,体积微小,所以它不可能使用通信领域中那样大体积的设备和处理信号数据的复杂功能电路。现有的常规光模块主要功能图1所示,光模块,包括:光发射电路模块和接收电路,光发射电路模块是由LD光源1和LD光源驱动电路2组成,接收电路是由PIN探测器、PIN探测器前放电路3和主放大器4组成。这些芯片和电路设计都是固定的,所以数据输出信号相对于数据输入信号的相位延迟在光纤传输距离不变情况下也是固定的。这样对接收到信号进行处理,如果判决时间点正好落在信号的上升下降沿就会使得信号传输发生错误。常规模块就发生如此问题,如图2所示,在t3,t4时刻处理信号就不会发生任何问题,但是在t1,t2时刻处理信号就会将“0”、“1”码误判。
实用新型内容
本实用新型所要解决的技术问题是:提供一种使用成本低的工业数据传输可相位小型集成化光模块。
为了解决上述技术问题,本实用新型的技术方案为:工业数据传输可相位小型集成化光模块,包括:光发射电路模块和接收电路,光发射电路模块是由LD光源和LD光源驱动电路组成,接收电路是由PIN探测器、PIN探测器前放电路和主放大器组成,在所述的接收电路上还设置有开关电路和延时电路,开关电路与延时电路相互并联,LD光源发出的光信号被PIN探测器接收后变成光电流,经PIN探测器放大后变为小电压信号,后经主放大器放大后变为标准电平,通过开关电路分为两路,一路直接输出,一路经延迟电路延迟后输出。
为了更好地解决上述技术问题,本实用新型进一步的技术方案为:所述的延时电路采用的是FPGA可编程逻辑电路。
本实用新型的优点是:这种结构的工业数据传输可相位小型集成化光模块使用成本低,增加了可调整相位的功能,可以改变接收信号的延迟时间,用户可以根据自己的实际情况,选择一路信号输出,使得对接收信号处理的时间点正好错开信号上升下降沿。
附图说明
图1为本实用新型背景技术中光模块的电路原理示意图。
图2为本实用新型背景技术中光模块处理信号时的示意图。
图3为本实用新型工业数据传输可相位小型集成化光模块中接收电路的连接原理示意图。
图中:1、LD光源,2、LD光源驱动电路,3、PIN探测器前放电路,4、主放大器,5、PIN探测器,6、PIN探测器前放电路,7、主放大器,8、开关电路,9、延时电路。
具体实施方式
下面结合附图详细描述一下本实用新型的具体实施方案。
如图1、图3所示,工业数据传输可相位小型集成化光模块,包括:光发射电路模块和接收电路,光发射电路模块是由LD光源1和LD光源驱动电路2组成,接收电路是由PIN探测器5、PIN探测器前放电路6和主放大器7组成。如图3所示,在所述的接收电路上还设置有开关电路8和延时电路9,开关电路8与延时电路9相互并联,LD光源1发出的光信号被PIN探测器5接收后变成光电流,经PIN探测器5放大后变为小电压信号,后经主放大器7放大后变为标准电平,通过开关电路分为两路,一路直接输出,一路经延迟电路9延迟后输出,延时电路9采用的是FPGA可编程逻辑电路,在实际使用时,FPGA可编程逻辑电路可以通过计算机编程来控制延迟时间的长短。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德铼通讯器件(张家港)有限公司,未经德铼通讯器件(张家港)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820179745.9/2.html,转载请声明来源钻瓜专利网。





