[实用新型]一种法拉电容多级串联电压均衡电路无效

专利信息
申请号: 200720030861.X 申请日: 2007-11-21
公开(公告)号: CN201138793Y 公开(公告)日: 2008-10-22
发明(设计)人: 于治楼 申请(专利权)人: 浪潮电子信息产业股份有限公司
主分类号: H03G11/00 分类号: H03G11/00
代理公司: 济南信达专利事务所有限公司 代理人: 姜明
地址: 250014山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 法拉 电容 多级 串联 电压 均衡 电路
【说明书】:

技术领域

本实用新型涉及一种对多级法拉电容的电压均衡保护的电路,具体地说是一种法拉电容多级串联电压均衡电路。

背景技术

由于单只法拉电容的耐压值很小,经常使用多只法拉电容串联方法来提高耐压值,由于每只法拉电容的容量、内阻和漏电流存在差异,如不采用电压均衡电路,将存在单只法拉电容电压分配不均而造成某些法拉电容过压,从而导致其寿命和存储能力的大幅度降低。

发明内容

本实用新型的技术任务是针对以上不足之处,提供一种能有效延长法拉电容使用寿命的一种法拉电容多级串联电压均衡电路。

本实用新型解决其技术问题所采用的技术方案是:该电路包括法拉电容C1和C2,可控硅D1和D2,限流电阻R1和R2,法拉电容C1的正极接5V电压,法拉电容C1的负极接法拉电容C2的正极,法拉电容C2的负极接地,法拉电容C1的正极接可控硅D1的阴极,可控硅D1的控制极与可控硅D1的阴极短路;可控硅D1的阳极接限流电阻R1,限流电阻R1接法拉电容C1的负极及可控硅D2的负极,可控硅D2的控制极与可控硅D2的负极短路,可控硅D2的阳极接限流电阻R2,限流电阻R2的另一端接地。

上电时,当法拉电容C1两端电压高于2.5V,可控硅D1的控制极与正极的电压差超过参考电压2.5V,可控硅D1导通,电流通过限流电阻R1流经法拉电容C2,给法拉电容C2充电,从而法拉电容C1两端电压逐步降低到2.5V,法拉电容C2两端的电压逐步提高到2.5V,实现两个法拉电容的电压均衡。

本实用新型的一种法拉电容多级串联电压均衡电路实现了每个法拉电容的电压均衡,避免因各法拉电容的容量、内阻和漏电流等参数的差异而造成电压分配不均,大幅度提高单只法拉电容的寿命、存储能量。

附图说明

下面结合附图对本实用新型进一步说明。

附图为一种法拉电容多级串联电压均衡电路的电路图。

具体实施方式

下面结合附图和具体实施例对本实用新型作进一步说明,但不作为对本实用新型的限定。

本实用新型的一种法拉电容多级串联电压均衡电路,该电路包括法拉电容C1(1.0F/2.5V)和C2(1.0F/2.5V),可控硅D1(LR431A/BLT1)和D2(LR431A/BLT1),限流电阻R1(RC1206JR-073R3)和R2(RC1206JR-073R3),法拉电容C1的正极接5V电压,法拉电容C1的负极接法拉电容C2的正极,法拉电容C2的负极接地,法拉电容C1的正极接可控硅D1的阴极,可控硅D1的控制极与可控硅D1的阴极短路;可控硅D1的阳极接限流电阻R1,限流电阻R1接法拉电容C1的负极及可控硅D2的负极,可控硅D2的控制极与可控硅D2的负极短路,可控硅D2的阳极接限流电阻R2,限流电阻R2的另一端接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200720030861.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top