[发明专利]一种差分信号接口电路有效

专利信息
申请号: 200710090427.5 申请日: 2007-04-06
公开(公告)号: CN101060324A 公开(公告)日: 2007-10-24
发明(设计)人: 周海牛;陈志荣 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H03K19/0175 分类号: H03K19/0175;H03K19/0185
代理公司: 北京中原华和知识产权代理有限责任公司 代理人: 寿宁;张华辉
地址: 518057广东省深圳市南*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 种差 信号 接口 电路
【权利要求书】:

1.一种差分信号接口电路,其特征在于:

包括可配置运放(101)、电平转换电路(102)、以及双转单电路(103),其中,

外部输入差分信号INP、外部输入差分信号INN输入到可配置运放(101)中,同时外部控制信号EN1、外部控制信号EN2和参考电压VNREF输入到可配置运放(101)中;

可配置运放(101)输出一组差分信号(111、112)并输入到电平转换电路(102)中;外部输入高电压的电源VDDH同时输入可配置运放(101)和电平转换电路(102)中;

电平转换电路(102)输出一组差分信号(113、114)进入到双转单电路(103)中;双转单电路(103)输出单端信号(115);

外部输入低电压的电源VDDL输入到双转单电路(103)中;外部输入高电压的电源VDDH同时连接可配置运放(101)和电平转换电路(102);外部参考地电压VSS输入到可配置运放(101)、电平转换电路(102)、双转单电路(103)中作为参考地。

2.根据权利要求1所述的差分信号接口电路,其特征在于:双转单电路(103)的输出单端信号(115)进入一个输出缓冲电路(104)中,输出缓冲电路(104)输出信号OUT。

3.根据权利要求2所述的差分信号接口电路,其特征在于:外部输入低电压的电源VDDL同时输入到双转单电路(103)和输出缓冲电路(104)中;外部参考地电压VSS输入到输出缓冲电路(104)中作为参考地。

4.根据权利要求1、2或3所述的差分信号接口电路,其特征在于:外部输入差分信号INP、外部输入差分信号INN是LVDS电平,或者是LVPECL电平。

5.根据权利要求1、2或3所述的差分信号接口电路,其特征在于:

可配置运放(101)由PMOS管P0、P1、P2和P3,NMOS管N0、N1、N2、N3、N4、N5、N6、N7和N8,电阻R0、R1、R2和R3,传输门TG1和控制信号转换电路X201和控制信号转换电路X202组成;电平转换电路(102)由PMOS管P4、P5,NMOS管N9和电阻R4、R5组成;双转单电路(103)由PMOS管P6、P7和NMOS管N10、N11、N12组成;输出缓冲电路(104)由PMOS管P8、P9和NMOS管N13、N14组成。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710090427.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top