[实用新型]户外广告静/动昼夜显示系统无效
| 申请号: | 200620017887.6 | 申请日: | 2006-08-22 |
| 公开(公告)号: | CN200969636Y | 公开(公告)日: | 2007-10-31 |
| 发明(设计)人: | 王桥立;郝宗潮;张清宇 | 申请(专利权)人: | 深圳市京东方智能显示技术有限公司 |
| 主分类号: | H04N5/44 | 分类号: | H04N5/44;H04N5/38;H04N3/10;H04N5/765;G09F9/33 |
| 代理公司: | 深圳市千纳专利代理有限公司 | 代理人: | 讷志清 |
| 地址: | 518057广东省深圳市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 户外广告 昼夜 显示 系统 | ||
1.一种户外广告静/动昼夜显示系统,包括摄像机、DVD/VCD/VCR、控制计算机、控制机顶盒、局域网、LED显示屏,其特征是所述外部视频设备或用户局域网的数字DVI数字视频信号经发送电路、接收电路、扫描电路显示在LED显示屏上:其中发送电路包括解码芯片、帧缓存、处理器、传输芯片,其中解码芯片接帧缓存,帧缓存接处理器,处理器接远程传输芯片;接收电路包括远程接收芯片和输出接口;扫描电路包括输入接口、帧缓存、处理器、输出接口,其中输入接口接帧缓存,帧缓存接处理器,处理器接输出接口,输出接口接LED显示屏。
2.如权利要求1所述的户外广告静/动昼夜显示系统,其特征是所述发送电路,FPGA主控芯片脚FA0-18和脚SA0-18分别接存储器RGRAM1和RGRAM2,FPGA脚195、95、80分别接RGRAM1和RGRAM2脚17、41,FPGA脚164接接口芯片U11脚2,FPGA脚OR0-7分别接接口芯片U13脚6、5和U11脚8-3,FPGA脚OG0-7分别接U13脚8-7、接口芯片U12脚6-2、U11脚9,FPGA脚OB0-7分别接接口芯片U14脚2、U13脚9、U13脚4-2、U12脚9-7,FPGA脚133、132接U14脚3、4,FPGA脚49、50接接口芯片U4脚16、15,FPGA脚129-126接接口CN11,FPGA脚175接接口CN10脚2,FPGA脚240接接口芯片U1脚18,FPGA脚OSET0-8接接口芯片U5脚18-11、U4脚14,FPGA脚B0-15分别接存储器BRAM1和BRAM2,FPGA脚G0-15和R0-15分别接存储器RGRAM1和RGRAM2,FPGA脚BB0-7分别接U4脚17-18、U3脚15-18、U2脚11-12,FPGA脚RR0-7分别接接口芯片U3脚13-14、U1脚11-16,FPGA脚GG0-7分别接U3脚11-12、U2脚13-18,FPGA脚91、211、179、180、2、121、60分别接U1脚17、电源模块OSC脚3、接口CN13脚1、3、5、7、9。
3.如权利要求1所述的户外广告静/动昼夜显示系统,其特征是所述接收电路,芯片U15经电阻R1接发光二极管LED1,芯片UIC脚3、5、11分别接U1脚3、U4脚5、4,芯片UIR脚3、5、11、13分别接U1脚7-4,芯片UIG脚3、5、11、13分别接U2脚5-2,芯片UIB脚3、5、11、13分别接U3脚3-2和U2脚9-8。
4.如权利要求1所述的户外广告静/动昼夜显示系统,其特征是所述扫描电路包括FPGA主控芯片、存储器RGRAM1和RGRAM2、接口芯片U16-20和U22-23,其连接关系同发送电路。
5.如权利要求1所述的户外广告静/动昼夜显示系统,其特征是所述LED显示屏的显示像素排列结构按有效信息抽样率为50%的排列结构排列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市京东方智能显示技术有限公司,未经深圳市京东方智能显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200620017887.6/1.html,转载请声明来源钻瓜专利网。





