[发明专利]同步数字体系中产生符合标准频偏的告警信号的装置有效

专利信息
申请号: 200610138500.7 申请日: 2006-11-17
公开(公告)号: CN101188468A 公开(公告)日: 2008-05-28
发明(设计)人: 魏先锋 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H04J3/14 分类号: H04J3/14;H04J3/06;H04J3/16
代理公司: 北京中博世达专利商标代理有限公司 代理人: 申健
地址: 518057广东省深圳市南山区*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 同步 数字 体系 产生 符合 标准 告警 信号 装置
【说明书】:

技术领域

发明涉及一种产生告警信号的装置,特别涉及在同步数字体系中产生准同步数字体系的告警信号的装置。

背景技术

SDH(同步数字体系)系统接收PDH(准同步数字体系)信号时,由于SDH(同步数字体系)系统使用的是统一的标准时钟,而PDH(准同步数字体系)系统没有规定标准时钟,这使得PDH系统中的信号的时钟各不相同,并且造成PDH系统中的信号时钟与SDH系统中的信号的时钟不同,这就必须要先把PDH中信号转化成符合SDH系统时钟的信号,一般先用锁相环电路恢复PDH信号的时钟,再利用恢复出的PDH时钟把PDH系统中的数据映射入SDH系统。

由于SDH系统和PDH系统所使用的时钟源不同,可能导致两个系统所用的时钟存在时钟频率偏差的差异。SDH系统能适应一定范围的频率偏差的差异,现用的SDH系统的时钟频率偏差在±4.6ppm(ppm:百万分之一)以内,只要PDH信号的频率偏差在±20ppm以内,SDH系统就可以适应该信号的频偏。若PDH信号的频偏超过标准偏差范围,则SDH系统不能适应,映射时发生数据错误。

锁相环电路恢复PDH信号的时钟,需要一个参考时钟晶振。一般采用价格便宜,频率偏差等级较低的晶振,如频率偏差在±100ppm以内的晶振。当PDH信号正常时,能正确恢复出PDH时钟。

但是当PDH信号丢失时,就要映射PDH的告警指示信号(AIS)到SDH系统中,以让下游设备检测这个PDH的AIS告警。下游要正确检测,要求映射时PDH的AIS信号也满足频偏标准的,即要在±20ppm以内。而此时,锁相环电路不能恢复出时钟,因为PDH信号丢失后,只有精度为±100ppm的晶振作为参考时钟,不满足±20ppm的标准要求,所以不能用该时钟产生PDH的AIS信号,否则映射时会发生数据错误,下游设备不能正确检测到AIS告警。

所以需要在没有恢复PDH时钟可用的情况下,插入符合标准速率的信号,即要在±20ppm以内。如附图1所示,现有技术实现是,不得不更换昂贵的等级更高的参考时钟,采用±20ppm等级的晶振,直接用这个时钟就可以进行发送AIS信号,下游能正确检测。由于等级高的晶振价格非常昂贵,这不仅大大增加系统成本,还需要更改现有系统硬件电路以符合加入的等级较高的晶振。

发明内容

为克服上述缺陷,本发明的目的在于提供一种无需采用高等级晶振的SDH中产生符合标准频偏的告警信号的装置。

为达到上述发明目的,本发明采用如下技术方案:该SDH中产生符合标准频偏的告警信号的装置包括:

信号发生模块,用于输出告警信号;

反馈模块,用于依据告警信号反馈控制信号发生模块。

其中,所述的信号发生模块包括:

计数器,用于对输入的高频时钟数进行计数;

比较器,用于比较计数器中的计数值与比较器中的条件数值,当计数值达到条件数值时,比较器输出告警信号并控制计数器将计数值清零。

其中,所述的反馈模块包括:

累加器,连接到比较器,用于当比较器输出告警信号时将累加值加上累加常数作为新的累加值;

溢出处理器,用于当累加器中的累加值不小于另一条件数值时控制比较器将条件数值加一,并将累加值减去另一条件数值作为累加器中新的累加值。

其中,所述的计数器初始化为将计数器初始值设为1。

其中,所述的条件数值为高频时钟频率值除以准同步数字体系频率值得到的整数部分。

其中,所述累加常数为高频时钟频率值除以准同步数字体系频率值得到的余数部分。

其中,所述累加值的初始值为高频时钟频率值除以准同步数字体系频率值得到的余数部分。

其中,所述的另一条件数值为准同步数字体系频率值。

其中,所述的告警信号每次产生一个比特。

其中,所述的整数处理模块和余数处理模块在可编程器件内实现,节约了系统的硬件资源的同时达到发出告警信号的目的。

由上述技术方案所描述,如附图2所示,本发明在PDH电路信号丢失时,利用SDH系统内部的时钟频率产生PDH的AIS信号,无需采用符合PDH时钟频偏标准的昂贵参考晶振,利用现有SDH高频时钟就能产生PDH的AIS信号的装置,且产生的AIS信号频偏范围和SDH系统高频时钟相同,而SDH系统时钟的频偏在±4.6ppm以内,满足±20ppm的要求,能让下游正确检测到AIS信号。并且本发明所要实现的所有功能都能在可编程器件(FPGA)内实现,不需要改变任何系统电路,也不用增加任何系统成本。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200610138500.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top