[发明专利]半导体集成电路、具有该半导体集成电路的墨盒以及装载该墨盒的喷墨记录装置无效

专利信息
申请号: 00803047.2 申请日: 2000-10-04
公开(公告)号: CN1338106A 公开(公告)日: 2002-02-27
发明(设计)人: 高木哲男 申请(专利权)人: 精工爱普生株式会社
主分类号: G11C17/00 分类号: G11C17/00;B41J2/175
代理公司: 中国专利代理(香港)有限公司 代理人: 陈霁,梁永
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体 集成电路 具有 墨盒 以及 装载 喷墨 记录 装置
【权利要求书】:

1.半导体集成电路,它包含充电装置,根据对按n行m列(n、m为自然数,不同)配设的存储元的各比特的写入指令的输入,对每1行、与该行对应的信号线进行充电,并对1行部分的所有比特写入终止后,对与下一行对应的信号线进行充电,所述半导体集成电路对与通过前述充电装置充电的信号线对应的1行部分的比特,分别顺序地进行每1比特写入,其特征为,它包含延迟装置,对前述充电装置的前述写入指令的输入至少延迟与前述信号线的放电时间相当的时间。

2.半导体集成电路,它包含充电装置,根据对按n行m列配设的存储元的各比特的写入指令的输入,对每1行、与该行对应的信号线进行充电,并对1行部分的全比特写入终止后,对与下一行对应的信号线进行充电,该半导体集成电路对与通过前述充电装置充电的信号线对应的1行部分的比特,分别顺序地每1比特写入,其特征为,它包含抑制装置,在对1比特写入终止后的预定时间内,抑制表示成为写入对象的存储元的地址变化。

3.根据权利要求2所述的半导体集成电路,其特征为,前述抑制装置是延迟电路,它对前述充电装置的前述输入指令的输入只延迟至少与对前述信号线的放电时间相当的时间。

4.半导体集成电路,它包含充电装置,根据用于按n行m列配设的存储元的各比特的写入指令的输入,对每1行、与该行对应的信号线进行充电,并对1行部分的所有比特写入终止后,对与下一行对应的信号线进行充电,所述半导体集成电路并对与通过前述充电装置充电的信号线对应的1行部分的比特,分别顺序地每1比特写入,其特征为,它包含延迟装置,用于对1比特写入终止定时和表示成为写入对象的存储元的地址变化的定时,至少错开相当于对前述信号线放电时间的时间。

5.根据权利要求1到4之一所述的半导体集成电路,其特征为,前述充电装置包含根据前述写入指令的输入开始计数动作的计数器,和对该计数器的计数值进行译码的译码器,和根据该译码器的译码结果处于接通状态,把预定电源接在前述信号线上对前述信号线进行充电的开关元件,以及对通过前述开关元件处于接通状态,对于对应于充电信号线的1行部分的比特,分别顺序地每1比特地指定的行译码器。

6.墨盒,其特征为,具有根据权利要求1到5的每1项所述的半导体集成电路,在前述存储元内存储至少油墨残量。

7.喷墨记录装置,其特征为,具有权利要求6所述的墨盒,用由该墨盒供给的油墨,打印所希望的图像信息。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/00803047.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top