[发明专利]维特比解码器和传输设备无效
| 申请号: | 00118048.7 | 申请日: | 2000-03-31 |
| 公开(公告)号: | CN1281296A | 公开(公告)日: | 2001-01-24 |
| 发明(设计)人: | 佐藤孝 | 申请(专利权)人: | 富士通株式会社 |
| 主分类号: | H03M13/41 | 分类号: | H03M13/41 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 于静 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 解码器 传输 设备 | ||
1.一种维特比解码器,包括
支路量度计算装置,被提供有单独的码组,所述单独码组被作为码字通过树编码传输信息产生,每一个码字的包括在码组内的位串时间序列的次序被逆转,用于按每一个码组被提供的时间序列的次序计算对应于所有支路的支路量度,所述所有支路形成在时间点tj的每一个状态Sj和在时间点tj之前的时间点ti的一个状态Si之间,在树编码中使用的编码器可以达到状态Sj,同样也可以达到状态Si;以及
ACS-操作装置,用于对支路量度进行一个ACS操作,该支路量度是所述支路量度计算装置按支路量度被计算的时间序列的次序计算的,从而把传输信息恢复成一个残存阵列。
2.根据权利要求1的维特比解码器,进一步包括存储装置,用于按与时间序列的次序相反的次序预先存储状态,所述编码器可以在传输信息的树编码处理期间按时间序列的次序达到预先存储的这些状态,其中支路量度计算装置计算分别适用于按所述与时间序列的次序相反的次序存储在所述存储装置中的状态的支路的所述支路量度。
3.根据权利要求1的维特比解码器,进一步包括本地编码装置,用于以与时间序列的次序相反的次序模拟在树编码操作期间编码器按时间序列的次序达到的状态,其中支路量度计算装置计算分别适合于所述本地编码装置模拟的状态的支路的所述支路量度。
4.根据权利要求1的维特比解码器,进一步包括预处理装置,用于通过对作为接收序列提供的码组执行反向处理从而按时间序列的次序逆转包括在每一个所述码组内的位串的次序,产生所述码字,并用于把所述码字提供到所述支路量度计算装置。
5.根据权利要求2的维特比解码器,进一步包括预处理装置,用于通过对作为接收序列提供的码组执行反向处理从而按时间序列的次序逆转包括在每一个所述码组内的位串的次序,产生所述码字,并用于把所述码字提供到所述支路量度计算装置。
6.根据权利要求3的维特比解码器,进一步包括预处理装置,用于通过对作为接收序列提供的码组执行反向处理从而按时间序列的次序逆转包括在每一个所述码组内的位串的次序,产生所述码字,并用于把所述码字提供到所述支路量度计算装置。
7.根据权利要求4的维特比解码器,其中,与所述反向处理—起,所述预处理装置还对作为所述接收序列提供的码组执行去交织处理,该去交织处理与在包括所述编码器的传输端执行的交织处理一致。
8.根据权利要求5的维特比解码器,其中,与所述反向处理—起,所述预处理装置还对作为所述接收序列提供的码组执行去交织处理,该去交织处理与在包括所述编码器的传输端执行的交织处理一致。
9.根据权利要求6的维特比解码器,其中,与所述反向处理—起,所述预处理装置还对作为所述接收序列提供的码组执行去交织处理,该去交织处理与在包括所述编码器的传输端执行的交织处理一致。
10.一种传输设备,包括:
分割处理装置,用于分割传输信息从而产生一个代表所述传输信息的信息块阵列;
编码装置,用于通过单独树编码所述分割处理装置产生的每一个信息块阵列产生一个码字阵列;和
顺序反向装置,用于通过逆转位串的次序产生一个传输顺序,该位串包括在所述编码装置按时间序列的次序产生的每一个所述码字阵列内,该顺序接收装置还用于传输所述传输顺序。
11.一种传输设备,包括:
分割处理装置,用于分割传输信息从而产生一个代表所述传输信息的信息块阵列;
编码装置,用于通过单独树编码所述分割处理装置产生的每一个信息块阵列产生一个码字阵列;和
顺序反向装置,用于通过与逆转位串次序的处理一起按时间序列的次序执行交织处理,产生一个传输顺序,该位串包括在每一个所述码字阵列内,该顺序接收装置还用于传输所述传输顺序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00118048.7/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类





